期刊文献+

格型滤波器的一种硬件设计方案

A Hardware Design Scheme for Lattice Filter
在线阅读 下载PDF
导出
摘要 格型数字滤波器因其良好的数字特性和模块化的结构,易于采用VLSI实现。本文介绍了一种采用Altera公司的Stratix系列的FPGA芯片设计格型IIR滤波器的设计流程,利用相应的EDA(Electronic Design Au-tomation,电子设计自动化)工具软件设计并完成软硬件仿真与验证。结果表明:该方案可以达到设计要求。 Lattice filter is apt to be implemented with Very-Large-Scale-Integrated, which has the advantageous of better digital character and the blocking structure. This work introduces a project flow to design as IIR lattice filter with the FPGA chip of Stratix series from Ahera, and with the utilizing of relative software of EDA for simulation. The result shows that this method can meet the needs of design demand.
出处 《山西电子技术》 2006年第6期65-66,70,共3页 Shanxi Electronic Technology
基金 黄石理工学院科研项目资助(Z2006YB11)
关键词 格型滤波器 现场可编程门阵列 EDA软件 lattice filter FPGA EDA
  • 相关文献

参考文献2

二级参考文献3

  • 1杨守良.Matlab/simulink在FPGA设计中的应用[J].微计算机信息,2005,21(08Z):98-99. 被引量:26
  • 2潘松,黄继业,王国栋.现代DSP技术[M].西安:西安电子科技大学出版社,2004.
  • 3胡广书.数字信号处理-理论、算法与实现[M].清华大学出版社,2002..

共引文献4

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部