期刊文献+

数字锁相环相位噪声影响因素分析

Analysis of Factors Influencing Phase Noise in Digital PLL
在线阅读 下载PDF
导出
摘要 数字锁相环作为广泛应用的一种频率合成技术,相位噪声是其关键的技术指标。介绍数字锁相环的关键组成部分,从数字锁相环的相位噪声分析模型出发,阐述各组成部分对相位噪声产生的影响,并分析各部分关键指标的选型依据,然后利用仿真软件搭建仿真模型验证分析结果。为数字锁相环的设计,提高相位噪声性能提供了参考依据。 The digital phase-locked loop(PLL) is regarded as a widely-used technology for frequency synthesizing,in which the phase noise is a key performance index of digital PLL.The key components of the digital PLL is introduced.Proceeding from the phase noise of the digital PLL analysis model,the effect of the key components on the phase noise is elaborated and the foundation of the model selection for the key index is analyzed.The analysis result is verified with the simulation model built by the simulation software.The reference is provided for the design of digital PLL with better phase noise performance.
出处 《现代电子技术》 2010年第15期47-49,共3页 Modern Electronics Technique
关键词 数字锁相环 相位噪声 频率合成器 digital phase-locked loop phase noise frequency synthesizer
  • 相关文献

参考文献11

二级参考文献38

  • 1恽小华.现代频率合成技术综述[J].电子学报,1995,23(10):148-151. 被引量:29
  • 2吴俊晨.低相噪频率合成器技术[J].计算机与网络,2006,32(6):43-44. 被引量:2
  • 3李仲秋,胡锦,陈迪平.三阶电荷泵锁相环的稳定性分析[J].电子器件,2006,29(2):483-485. 被引量:5
  • 4Folyd M.Gardner.锁相环技术[M].北京:人民邮电出版社,2007:5-7.
  • 5张厥胜,郑继禹,万心平.锁相技术[M].西安:西安电子科技大学出版社,2006:19-23.
  • 6Banerjee B. PLI. Performance, Simulation and Design[M/ OL]. [2007-09-03]. Fourth Edition. http: share, eaw. com. cn/share/download/id/1181.
  • 7Lascari L. Accurate Phase Noise Prediction in PLL Synthesizers[J]. Applied Microwave& Wireless, 2004, 12 (4):30- 38.
  • 8张厥盛,郑继禹,万心平.锁相技术[M].西安:西安电子科技大学出版社,2006.
  • 9BestRE.锁相环设计、仿真与应用[M].第5版.李永明译.北京:清华大学出版社,2007.
  • 10郑继禹,万心平,张厥盛.锁相环路-理论与应用.北京:人民邮电出版社,1976:22-45.

共引文献42

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部