期刊文献+
共找到364篇文章
< 1 2 19 >
每页显示 20 50 100
LncRNA-H19通过miR-29a-3pFzd4信号轴影响急性B细胞白血病进展的研究
1
作者 沈文翠 刘畅 +1 位作者 张红莉 石雨薇 《河北医药》 2025年第1期5-10,共6页
目的 检测LncRNA-H19对急性B细胞白血病细胞的影响,探讨LncRNA-H19发挥功能的具体机制。方法 首先在GEPIA和GEO数据库中检索LncRNA-H19和miR-29a-3p在急性B细胞白血病中的表达情况,通过qPCR在NALM-6和BALL-1细胞系中验证这些结果。通过... 目的 检测LncRNA-H19对急性B细胞白血病细胞的影响,探讨LncRNA-H19发挥功能的具体机制。方法 首先在GEPIA和GEO数据库中检索LncRNA-H19和miR-29a-3p在急性B细胞白血病中的表达情况,通过qPCR在NALM-6和BALL-1细胞系中验证这些结果。通过转染技术敲低LncRNA-H19或过表达miR-29a-3p,利用CCK8和流式细胞术检测细胞增殖和凋亡情况。结果 急性B细胞白血病中,LncRNA-H19的表达显著升高(P<0.05),而miR-29a-3p的表达水平显著下降(P<0.05)。敲低LncRNA-H19或过表达miR-29a-3p均可以抑制NALM-6和BALL-1的增殖(P<0.05),并增加其凋亡(P<0.01)。此外,miR-29a-3p可以与Fzd4结合,二者在数据库中的表达呈负相关。进一步研究还发现LncRNA-H19通过miR-29a-3p/Fzd4信号轴影响Wnt/β-Catenin信号的通路。结论 LncRNA-H19在急性B细胞白血病中的高表达,以及其对白血病细胞生长和凋亡的影响;同时,还发现LncRNA-H19通过miR-29a-3p/Fzd4信号轴影响Wnt/β-Catenin信号的通路;这些发现为进一步研究LncRNA-H19在急性B细胞白血病中的作用机制以及开发相关的治疗策略提供了新的思路。 展开更多
关键词 b细胞白血病 LncRNA-H19 miR-29a-3p Fzd4
在线阅读 下载PDF
乙型肝炎患者血清lncRNA XIST表达与HBV-DNA载量、肝纤维化的关系
2
作者 王慧 郝泉水 +3 位作者 肖华 彭郭飞 张丹平 宋伟 《中国现代医学杂志》 2025年第2期78-82,共5页
目的 探讨乙型肝炎患者血清长链非编码RNA X染色体失活特异转录本(lncRNA XIST)表达与乙肝病毒脱氧核糖核酸(HBV-DNA)载量、肝纤维化的关系。方法 选取2020年6月—2022年6月黄冈市中心医院收治的87例乙型肝炎患者作为乙肝组,另取同期该... 目的 探讨乙型肝炎患者血清长链非编码RNA X染色体失活特异转录本(lncRNA XIST)表达与乙肝病毒脱氧核糖核酸(HBV-DNA)载量、肝纤维化的关系。方法 选取2020年6月—2022年6月黄冈市中心医院收治的87例乙型肝炎患者作为乙肝组,另取同期该院健康体检者71例作为对照组。所有纳入对象均检测血清lncRNA XIST表达与HBV-DNA载量及肝纤维化指标[透明质酸(HA)、层粘连蛋白(LN)、Ⅳ型胶原(Ⅳ-C)、Ⅲ型前胶原(PC-Ⅲ)]。采用Pearson相关分析探讨血清lncRNA XIST与HBV DNA载量、肝纤维化指标的关系,采用受试者工作特征(ROC)曲线分析血清lncRNA XIST对乙型肝炎的诊断价值。结果 乙肝组血清TBil、ALT、AST、lncRNA XIST、HA、LN、Ⅳ-C、PC-Ⅲ水平均高于对照组(P <0.05)。高载量组乙型肝炎患者血清lncRNA XIST及HA、LN、Ⅳ-C、PC-Ⅲ水平均高于中、低载量组(P <0.05);中载量组乙型肝炎患者血清lncRNA XIST及HA、LN、Ⅳ-C、PC-Ⅲ水平均高于低载量组(P <0.05)。Pearson相关分析结果显示,乙型肝炎患者血清lncRNA XIST相对表达量与HBV-DNA载量、HA、LN、Ⅳ-C、PC-Ⅲ均呈正相关(r=0.445、0.420、0.369、0.330和0.419,均P=0.000)。ROC曲线结果显示,血清lncRNA XIST诊断乙型肝炎的敏感性为80.65%(95%CI:0.801,0.811),特异性为88.74%(95%CI:0.866,0.908)。结论 乙型肝炎患者血清lncRNA XIST表达升高,且随着HBV-DNA载量增加而逐渐上升,同时与肝纤维化密切相关,有望作为临床诊断乙型肝炎的有效指标。 展开更多
关键词 乙型肝炎 长链非编码RNA X染色体失活特异转录本 乙肝病毒脱氧核糖核酸载量 肝纤维化 相关性
在线阅读 下载PDF
基于FPGA的IRIG-B标准DC code编码器VHDL设计 被引量:2
3
作者 王丽秋 《现代电子技术》 2013年第3期119-121,共3页
为了实现靶场时统终端输出IRIG B标准DC code信号,采用VHDL语言在FPGA逻辑电路中设计了DC code编码器硬件电路,通过QuartusⅡ软件建立工程文件对VHDL语言DC code编码器电路进行编译和仿真,获得了符合IRIG B标准的DC code信号。经过实践... 为了实现靶场时统终端输出IRIG B标准DC code信号,采用VHDL语言在FPGA逻辑电路中设计了DC code编码器硬件电路,通过QuartusⅡ软件建立工程文件对VHDL语言DC code编码器电路进行编译和仿真,获得了符合IRIG B标准的DC code信号。经过实践验证,该电路具有实现方法简单、电路稳定性好、精度高的特点,实测同步精度小于1μs。 展开更多
关键词 IRIG—b DC code FPGA VHDL
在线阅读 下载PDF
一种IRIG-B码与天线测角同步采集装置的设计
4
作者 杨家辉 霍克强 +1 位作者 王硕辉 张建超 《河北省科学院学报》 CAS 2024年第5期34-38,共5页
卫星定轨需要对多个地面测控站上传的测角数据进行融合计算,测角数据的准确性将直接关系到卫星轨道计算结果的精度。测角数据的时间信息通常采用IRIG-B码系统提供,现阶段测控系统的时间同步精度已经达到纳秒级,但天线角度与时间同步精... 卫星定轨需要对多个地面测控站上传的测角数据进行融合计算,测角数据的准确性将直接关系到卫星轨道计算结果的精度。测角数据的时间信息通常采用IRIG-B码系统提供,现阶段测控系统的时间同步精度已经达到纳秒级,但天线角度与时间同步精度受制于通信时延仅有毫秒级精度。针对测控领域的测角数据精度要求,本文提出了一种基于IRIG-B码与天线测角同步采集装置的设计方案,通过高速时钟对IRIG-B码信号进行采集和解调,在采集到IRIG-B码脉冲信号前沿进行天线角度锁存与采集,采集同步误差<±0.1μs。该设计已在某高精度15 m测控站系统中成功应用。 展开更多
关键词 IRIG-b 测控站 测角数据
在线阅读 下载PDF
血清CTSB、lncRNA MALAT1水平与脓毒症相关急性肾损伤严重程度的关系及预后预测价值
5
作者 廖春燕 王海容 刘毅 《国际检验医学杂志》 CAS 2024年第20期2485-2490,2495,共7页
目的探讨脓毒症相关急性肾损伤(SA-AKI)患者血清组织蛋白酶B(CTSB)、长链非编码RNA肺腺癌转移相关转录本1(lncRNA MALAT1)水平与病情严重程度的关系及其对预后的预测价值。方法选取2021年1月至2023年1月德阳市人民医院收治的80例SA-AKI... 目的探讨脓毒症相关急性肾损伤(SA-AKI)患者血清组织蛋白酶B(CTSB)、长链非编码RNA肺腺癌转移相关转录本1(lncRNA MALAT1)水平与病情严重程度的关系及其对预后的预测价值。方法选取2021年1月至2023年1月德阳市人民医院收治的80例SA-AKI患者为SA-AKI组,另选取同期80例单纯脓毒症患者为单纯脓毒症组,根据病情严重程度将SA-AKI患者分为1期(22例)、2期(27例)、3期(31例),并根据28 d临床结局分为死亡组(35例)和存活组(45例)。采用酶联免疫吸附试验和实时荧光定量PCR检测血清CTSB与lncRNA MALAT1水平,多因素Logistic回归分析SA-AKI患者预后不良的影响因素,受试者工作特征曲线分析血清CTSB、lncRNA MALAT1水平对SA-AKI患者死亡的预测价值。结果与单纯脓毒症组比较,SA-AKI组血清CTSB、lncRNA MALAT1水平升高(P<0.05)。1期、2期、3期SA-AKI患者血清CTSB、lncRNA MALAT1水平依次升高(P<0.05)。80例SA-AKI患者28 d病死率为43.75%。AKI分期3期、急性生理学和慢性健康状况评价Ⅱ评分、序贯器官衰竭评估评分、血乳酸、CTSB、lncRNA MALAT1升高为SA-AKI患者死亡的独立危险因素(P<0.05)。血清CTSB联合lncRNA MALAT1水平预测SA-AKI患者死亡的曲线下面积为0.894,大于血清CTSB、lncRNA MALAT1水平单独预测的0.797、0.793(P<0.05)。结论SA-AKI患者血清CTSB、lncRNA MALAT1水平升高与病情加重和预后不良密切相关,血清CTSB联合lncRNA MALAT1水平对SA-AKI患者预后的预测价值较高。 展开更多
关键词 脓毒症相关急性肾损伤 组织蛋白酶b 长链非编码RNA肺腺癌转移相关转录本1 病情严重程度 预后
在线阅读 下载PDF
基于FPGA的IRIG-B(AC)时间码解码器的设计 被引量:7
6
作者 贾磊 崔永俊 +1 位作者 杨兵 王晋伟 《电子器件》 CAS 北大核心 2016年第2期370-373,共4页
为了解决IRIG-B(AC)码解码精度低的问题,提高解调系统的稳定性,提出了一种利用高性能FPGA实现解调IRIG-B(AC)码的解码器。通过调用FPGA的IP核生成乘法器与FIR低通滤波器,将B(AC)码中的交流分量滤除掉,然后根据其幅值进行解调。该解码器... 为了解决IRIG-B(AC)码解码精度低的问题,提高解调系统的稳定性,提出了一种利用高性能FPGA实现解调IRIG-B(AC)码的解码器。通过调用FPGA的IP核生成乘法器与FIR低通滤波器,将B(AC)码中的交流分量滤除掉,然后根据其幅值进行解调。该解码器能够快速准确地解调出IRIG-B(AC)码的时间信息,并输出与此时间信息对应的秒脉冲,通过输出端口将解调出的时间信息传输到上位机显示。通过大量试验证明该解码器准确度高、稳定性强,能够满足各种应用场所对IRIG-B(AC)码授时的要求。 展开更多
关键词 IRIG-b 解码 滤波 A/D转换 秒脉冲
在线阅读 下载PDF
基于FPGA的IRIG-B码解码器设计 被引量:9
7
作者 杨保平 郭文峰 +1 位作者 卜格鸿 唐斌 《装备指挥技术学院学报》 2005年第6期79-82,共4页
针对FPGA的结构与性能特点,深入分析了以往使用单片机或复杂的可编程逻辑器件(complicated programmable logic device,CPLD)实现IRIG-B码(DC码)解码的优缺点;提出了一种基于现场可编程门阵列(field programmable gate array,FPGA)来实... 针对FPGA的结构与性能特点,深入分析了以往使用单片机或复杂的可编程逻辑器件(complicated programmable logic device,CPLD)实现IRIG-B码(DC码)解码的优缺点;提出了一种基于现场可编程门阵列(field programmable gate array,FPGA)来实现对B码(DC码)的解码及周期信号输出的新方法;该方法基于一片FPGA芯片,与以往的各种方法相比,具有灵活性、开放性、简单实用、体积小、功耗低的优点,同时提高了同步精度,具有较强的抗干扰性. 展开更多
关键词 现场可编程门阵列 靶场间仪器组-b 解码 同步
在线阅读 下载PDF
一种光IRIG-B/FT3码自适应技术及其在智能变电站测试仪器中的应用 被引量:5
8
作者 石光 赵勇 +4 位作者 杨经超 孔圣立 张道农 韩伟 张克声 《电力系统保护与控制》 EI CSCD 北大核心 2014年第18期110-115,共6页
为适应电力设备测试仪器的低成本、智能化、便携化需求,提出了一种光IRIG-B/FT3码自适应技术。该技术利用高频时钟对光串口IRIG-B/FT3码流进行处理,并根据两种输入码在编码特征和码流速率上的差异,自动识别光IRIG-B码报文和IEC60044-8(F... 为适应电力设备测试仪器的低成本、智能化、便携化需求,提出了一种光IRIG-B/FT3码自适应技术。该技术利用高频时钟对光串口IRIG-B/FT3码流进行处理,并根据两种输入码在编码特征和码流速率上的差异,自动识别光IRIG-B码报文和IEC60044-8(FT3)采样值报文,扩展了智能变电站测试仪器的功能。基于该技术研制的手持式智能变电站测试仪器,已成功应用于多个国内变电站的系统联调和现场测试。实测结果表明该技术的有效性和实用性,从而达到了减少测试仪器接口的数量、降低测试仪器功耗和成本的目的。 展开更多
关键词 智能变电站 光IRIG-b 光FT3报文 自适应技术 测试仪器
在线阅读 下载PDF
北斗/GPS双模授时的B码时统终端设计 被引量:8
9
作者 唐彬 徐庆芳 姚善化 《电测与仪表》 北大核心 2013年第8期116-120,共5页
针对B码时统终端的精度、稳定性等问题,结合B码的编解码和北斗/GPS双模授时的原理,从应用角度出发,提出一种利用可编程逻辑器件(FPGA)采集双模授时的时钟和时统终端的设计方法。结果表明:从接收器采集到的秒头和B码的秒头误差控制在纳秒... 针对B码时统终端的精度、稳定性等问题,结合B码的编解码和北斗/GPS双模授时的原理,从应用角度出发,提出一种利用可编程逻辑器件(FPGA)采集双模授时的时钟和时统终端的设计方法。结果表明:从接收器采集到的秒头和B码的秒头误差控制在纳秒级,从而达到同步授时的效果。 展开更多
关键词 北斗 GPS双模授时 FPGA IRIG—b 时钟同步
在线阅读 下载PDF
GPS&IRIG-B码时间系统分析 被引量:21
10
作者 马红皎 胡永辉 《电子科技》 2005年第7期21-25,共5页
GPS&IRIG-B码时间系统把GPS卫星信号和现代化靶场间通用的IRIG-B(Inter-RangeInstrumentationGroup,靶场仪器组B型格式)串行时间码封装于一体,通过PCI总线与计算机联系起来,提供高精度的定时服务。此接收板具有集成度高、体积小、... GPS&IRIG-B码时间系统把GPS卫星信号和现代化靶场间通用的IRIG-B(Inter-RangeInstrumentationGroup,靶场仪器组B型格式)串行时间码封装于一体,通过PCI总线与计算机联系起来,提供高精度的定时服务。此接收板具有集成度高、体积小、工作稳定的特点。该文详细阐述了IRIG-B码标准,并从工程实施的角度出发,说明此时间系统的软硬件设计过程。 展开更多
关键词 时间 IRIG-b GPS
在线阅读 下载PDF
基于逻辑设计的光纤通信8B/10B编解码方法研究 被引量:23
11
作者 赵文虎 王志功 +2 位作者 费瑞霞 朱恩 吴微 《电路与系统学报》 CSCD 2003年第2期48-53,共6页
本文研究了8B/10B编码中的内在相关性,并在此基础上提出一种基于逻辑设计的编、解码方法,以达到简化实现结构,用于大规模集成电路设计的目的。仿真结果证明本方法的逻辑运算量小、速度快、可靠性高。同时根据仿真需要,采用0.25μm CMOS... 本文研究了8B/10B编码中的内在相关性,并在此基础上提出一种基于逻辑设计的编、解码方法,以达到简化实现结构,用于大规模集成电路设计的目的。仿真结果证明本方法的逻辑运算量小、速度快、可靠性高。同时根据仿真需要,采用0.25μm CMOS工艺制作了编解码芯片中TSPC结构D触发器,其电路面积仅为200μm2。经测试,芯片的工作频率可从150MHz一直到2.37GHz。在50欧姆负载条件下,2.37GHz时钟的二分频信号的电压峰-峰值为1.58V,信号占空比为49%,相位抖动为4ps rms。该测试结果为采用本方法设计不同速率的超高速编解码芯片奠定了基础。 展开更多
关键词 8b/10b 编码 解码 逻辑运算 集成电路
在线阅读 下载PDF
智能设备直接实现B码对时的方法 被引量:12
12
作者 赵文广 任小勇 《电力系统自动化》 EI CSCD 北大核心 2010年第10期113-115,共3页
分析了利用IRIG-B格式的时间码(简称B码)对时的基本原理和变电站智能设备采用B码对时相对传统的全球定位系统(GPS)脉冲对时的优点。给出一种实现B码对时的方法,以及对时接口的硬件电路及软件流程。实际应用表明利用B码对时具有较高的准... 分析了利用IRIG-B格式的时间码(简称B码)对时的基本原理和变电站智能设备采用B码对时相对传统的全球定位系统(GPS)脉冲对时的优点。给出一种实现B码对时的方法,以及对时接口的硬件电路及软件流程。实际应用表明利用B码对时具有较高的准确性及可靠性。 展开更多
关键词 智能设备 IRIG-b 对时
在线阅读 下载PDF
基于SOPC的B码时钟同步装置 被引量:3
13
作者 雷民 熊前柱 +3 位作者 章述汉 李前 胡浩亮 李鹤 《电测与仪表》 北大核心 2012年第11期85-89,共5页
研究了B码校时的原理,设计了B码发生和B码解码功能的时钟同步装置。该系统采用Altera公司的SOPC解决方案,可以准确地同外部输入信号自动保持同步,也可以输出标准的B码和秒脉冲同步信号,向电子式互感器和电子式互感器校验仪提供同步时钟... 研究了B码校时的原理,设计了B码发生和B码解码功能的时钟同步装置。该系统采用Altera公司的SOPC解决方案,可以准确地同外部输入信号自动保持同步,也可以输出标准的B码和秒脉冲同步信号,向电子式互感器和电子式互感器校验仪提供同步时钟。经过多次现场试验表明,该装置达到了设计要求,取得了较好的应用效果。 展开更多
关键词 电子式互感器较验装置 时钟同步 IRIG-b SOPC
在线阅读 下载PDF
FPGA实现IRIG-B(DC)码编码和解码的设计 被引量:17
14
作者 吴炜 周烨 黄子强 《电子设计工程》 2010年第12期162-164,169,共4页
为达到IRIG-B码与时间信号输入、输出的精确同步,采用现代化靶场的IRIG-B码编码和解码的原理,从工程的角度出发,提出了使用现场可编程门阵列(FPGA)来实现IRIG-B码编码和解码的设计方案和体系结构,设计中会涉及到几个不同的时钟频率,FPG... 为达到IRIG-B码与时间信号输入、输出的精确同步,采用现代化靶场的IRIG-B码编码和解码的原理,从工程的角度出发,提出了使用现场可编程门阵列(FPGA)来实现IRIG-B码编码和解码的设计方案和体系结构,设计中会涉及到几个不同的时钟频率,FPGA对时钟的同步性具有灵活性、效率高、且功耗低,抗干扰性好的特点。结果表明,FPGA能够确保为从设备提供同源的时钟基准,使时钟与信号的延迟控制在200 ns以内,从而得到了IRIG-B码与时间精确同步的效果。 展开更多
关键词 IRIG—b 时间信号 FPGA 同步
在线阅读 下载PDF
基于FPGA的IRIG-B(DC)码同步解码设计 被引量:15
15
作者 张斌 张东来 王超 《测控技术》 CSCD 2008年第2期45-47,共3页
介绍了IRIG-B码的原理,提出了一种基于FPGA平台的IRIG-B码同步解码方案,并成功实现,给出了实验结果。重点说明了B码解码过程中信号监测和晶振误差补偿的原理,以及该原理在FPGA的程序流程。
关键词 IRIG-b(DC)码 FPGA 同步 解码
在线阅读 下载PDF
B码对时在保护测控装置中的实现 被引量:8
16
作者 刘浩 苏理 丁敏 《电网技术》 EI CSCD 北大核心 2006年第S2期63-65,共3页
由于IRIG-B码对时方式对时精确并简化了对时回路,现已在电力系统中得到了日益广泛的应用。该文在介绍了B码码形特点的基础上,提出了一种内嵌式B码对时模块的设计方法,该模块具有较高的可靠性,准确性和实用性。
关键词 b 对时 保护 测控
在线阅读 下载PDF
MSP430F149在IRIG-B码解码中的应用 被引量:8
17
作者 佟刚 崔明 +2 位作者 曹永刚 马鸿艳 陈涛 《计算机测量与控制》 CSCD 2007年第11期1597-1598,1610,共3页
MSP430系列单片机是一种16位的单片机,具有集成度高、超低功耗等优点;MSP430F149的ADC12模块支持快速的12位A/D转换,并带有采样保持电路,具有内部参考电压发生器,将其应用在IRIG-B码(AC码)的解调中,IRIG-B码是标准时间码格式之一,广泛... MSP430系列单片机是一种16位的单片机,具有集成度高、超低功耗等优点;MSP430F149的ADC12模块支持快速的12位A/D转换,并带有采样保持电路,具有内部参考电压发生器,将其应用在IRIG-B码(AC码)的解调中,IRIG-B码是标准时间码格式之一,广泛地应用于靶场时间信息的传递和各系统的时间同步;详细介绍了自动增益电路和解码电路的硬件设计和IRIG-B码数字解调技术的原理及方法;MSP430的软件采用C语言编写,使程序有很强的可移植性;结果表明,该系统运行稳定,同步精度高,具有较强的抗干扰能力和实际应用价值。 展开更多
关键词 MSP430 A/D转换 IRIG—b 时间码
在线阅读 下载PDF
基于AVR单片机的IRIG-B码授时系统设计与实现 被引量:4
18
作者 普仕凡 徐名峰 +2 位作者 张丽艳 费继友 雷子浩 《大连交通大学学报》 CAS 2014年第3期97-100,共4页
针对野外测量站点测量控制仪器对时的需求,采用AVR单片机为控制核心,通过GPS模块获取准确时间,利用AVR单片机的PWM功能生成IRIG-B(Inter-Range Instrumentation Group-B,靶场仪器组B型码),研制了一套IRIG-B码授时系统.阐述了设计思路和... 针对野外测量站点测量控制仪器对时的需求,采用AVR单片机为控制核心,通过GPS模块获取准确时间,利用AVR单片机的PWM功能生成IRIG-B(Inter-Range Instrumentation Group-B,靶场仪器组B型码),研制了一套IRIG-B码授时系统.阐述了设计思路和软硬件设计思想,给出了原理框图及部分线路图. 展开更多
关键词 IRIG-b AVR单片机 PWM GPS模块
在线阅读 下载PDF
基于FPGA的IRIG-B编解码设计与实现 被引量:4
19
作者 田园 李大鹏 +1 位作者 蒲恺 李玉发 《计算机测量与控制》 2016年第3期218-220,共3页
随着系统间时间同步要求的提高,IRIG-B码被越来越多的应用于系统间的时统模块中;针对传统的单片机及专用芯片实现方法已经不能满足产品的可靠性和可移植性的问题,对基于FPGA的IRIG-B编解码设计和实现方法进行了研究;提出了一种将BCD码... 随着系统间时间同步要求的提高,IRIG-B码被越来越多的应用于系统间的时统模块中;针对传统的单片机及专用芯片实现方法已经不能满足产品的可靠性和可移植性的问题,对基于FPGA的IRIG-B编解码设计和实现方法进行了研究;提出了一种将BCD码和二进制码之间相互转换的迭代算法;结合FPGA设计方法对IRIG-B编码和解码方法进行了研究;通过对实验方法进行仿真,结果表明该方法能够正确有效的对时间信息进行IRIG-B格式的解码和编码,并且FPGA内部的实现形式可以大大减少外部芯片及电路的使用,从而大幅提升产品的可靠性和可移植性。 展开更多
关键词 IRIG-b FPGA 编码 解码
在线阅读 下载PDF
使用纠错技术的8b/10b编码器设计 被引量:3
20
作者 张磊 夏传浩 洪一 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2012年第3期341-346,共6页
文章探讨了应用于高速串行数据传输系统中的8b/10b编码技术以及BCH乘积码编码技术,提出了具有纠错功能的8b/10b编码器。整个设计方案以Verilog实现,经过综合和验证,结果表明该设计方案满足高速串行数据传输的需要。
关键词 8b/10b编码 bCH码 乘积码 串行传输
在线阅读 下载PDF
上一页 1 2 19 下一页 到第
使用帮助 返回顶部