期刊文献+
共找到1,709篇文章
< 1 2 86 >
每页显示 20 50 100
Design of IP core for IIC bus controller based on FPGA 被引量:1
1
作者 黄晓敏 张志杰 《Journal of Measurement Science and Instrumentation》 CAS CSCD 2015年第1期13-18,共6页
The intellectual property (IP) core for inter-integrated circuit (IIC) bus controller is designed using finite state machine (FSM) based on field programmable gate array (FPGA). Not only the data from AT 24C02... The intellectual property (IP) core for inter-integrated circuit (IIC) bus controller is designed using finite state machine (FSM) based on field programmable gate array (FPGA). Not only the data from AT 24C02C can be read automatically after power on, but also the data from upper computer can be written into AT24C02C immediately under the control of the IIC bus controller. When it is applied to blast wave overpressure test system, the IIC bus controller can read and store working parameters automatically. In a laboratory environment, the IP core simulation is carried out and the result is accurate. In the explosion field test, by analyzing the obtained valid data, it can be concluded that the designed IP core has good reliability. 展开更多
关键词 field programmable gate array fpga IIC bus intellectual property(ip core test system
在线阅读 下载PDF
基于Xilinx FPGA IP CORE的可调正弦信号发生器设计 被引量:4
2
作者 张献伟 任志良 +1 位作者 陈光 王华 《电子测量技术》 2009年第5期1-4,共4页
针对传统基于FPGA设计直接数字式频率合成器(DDS)的方法存在的代码量且使用较多的FPGA逻辑资源的不足,本文提出了一种基于Xilinx FPGAIP CORE的DDS设计方法,直接调用已封装好的DDS core,无需编写DDS程序代码,只需熟悉core的接口定义和... 针对传统基于FPGA设计直接数字式频率合成器(DDS)的方法存在的代码量且使用较多的FPGA逻辑资源的不足,本文提出了一种基于Xilinx FPGAIP CORE的DDS设计方法,直接调用已封装好的DDS core,无需编写DDS程序代码,只需熟悉core的接口定义和操作方法。实际应用表明,该方法能够大大提高设计效率且使用较少的FPGA资源,可以实现信号频率、相位和幅度的程序控制,输出信号具有失真度低、稳定度好、分辨率高等优点。 展开更多
关键词 fpga ip core VHDL 直接数字式频率合成 正弦波
在线阅读 下载PDF
Reconfigurable IP Core Architecture of IEEE802.3 for Xilinx Spartan 3AN FPGA
3
作者 Wael M EI-Medany 《通讯和计算机(中英文版)》 2013年第2期264-269,共6页
关键词 IEEE802 3 fpga 可重构 超高速集成电路硬件描述语言 ip核心 现场可编程门阵列 无线收发系统 ip核设计
在线阅读 下载PDF
基于FPGA的等精度频率计IP Core设计 被引量:10
4
作者 廖艳 陈利学 +1 位作者 赖春红 叶顶胜 《电子技术应用》 北大核心 2007年第12期21-23,共3页
介绍了等精度频率测量方法的原理及误差分析,利用基于FPGA的SoPC技术在QuartusⅡ5.0环境下用VHDL语言实现了等精度频率计的软核IPCore设计,并在相应的开发平台上作了验证。
关键词 fpga SoPC等精度 ip core
在线阅读 下载PDF
基于FPGA实现波形成型器IP-Core的技术研究
5
作者 付永庆 王艳 张林 《应用科技》 CAS 2001年第12期4-6,共3页
主要研究通用波形发生器的设计问题。首先讨论了它的原理 ,然后给出基于FPGA实现通用波形发生器的硬件结构 ,最后用VHDL语言实现了波形成型器的软核IP -Core ,并载入硬件验证了设计的正确性。
关键词 ip-core 波形发生器 fpga 软核设计
在线阅读 下载PDF
基于IP Core的FIR数字滤波器的FPGA实现 被引量:15
6
作者 许金生 周春雪 赵从毅 《安徽工业大学学报(自然科学版)》 CAS 2007年第3期309-313,337,共6页
介绍使用EDA工具及IP Core开发基于FPGA的FIR数字滤波器,采用去伪延迟控制器,截除因滤波器延迟产生的伪信号。使用FDATool工具设计FIR数字滤波器,利用现有的IP Core在FPGA器件上实现滤波器设计,借助ChipScope Pro工具验证实现结果。整... 介绍使用EDA工具及IP Core开发基于FPGA的FIR数字滤波器,采用去伪延迟控制器,截除因滤波器延迟产生的伪信号。使用FDATool工具设计FIR数字滤波器,利用现有的IP Core在FPGA器件上实现滤波器设计,借助ChipScope Pro工具验证实现结果。整个过程方便、快捷;去伪延迟控制器效果明显。 展开更多
关键词 可编程逻辑门陈列 有限冲击响应 ip 伪信号
在线阅读 下载PDF
基于国产FPGA的UDP协议栈IP核设计与实现
7
作者 李森 唐建 袁强 《空天预警研究学报》 CSCD 2024年第5期347-352,363,共7页
为了解决国外芯片供应的不稳定性以及满足设计自主可控的要求,在国产FPGA上采用硬件方式实现基于以太网的UDP通信协议,利用SystemVerilog语言设计了一种UDP协议栈IP核.该IP核支持主动ARP请求、被动ARP应答、ARP表查询、ICMP协议、IP协议... 为了解决国外芯片供应的不稳定性以及满足设计自主可控的要求,在国产FPGA上采用硬件方式实现基于以太网的UDP通信协议,利用SystemVerilog语言设计了一种UDP协议栈IP核.该IP核支持主动ARP请求、被动ARP应答、ARP表查询、ICMP协议、IP协议、UDP协议以及协议间的仲裁控制;同时支持AMD公司的三速以太网IP核,可以直接与三速以太网IP核适配.该协议栈IP核只采用常用的FIFO IP,其余均以源码形式设计,便于在其他国产FPGA上进行移植部署.最后将设计完成的IP核放在国微SMQ7K325TFFG900芯片上进行了测试.测试结果表明,该IP核可以实现UDP协议通信,性能良好. 展开更多
关键词 国产fpga ip ARP协议 ICMP协议 ip协议 UDP协议
在线阅读 下载PDF
基于FPGA的IP Core设计
8
作者 张海燕 李见为 《重庆电子工程职业学院学报》 2011年第5期151-152,共2页
文章基于8253的工作原理,结合ALTERA公司的FLEX10KE产品的特点,采用VHDL硬件描述语言与原理图两种设计方式,对8253进行层次化、模块化、参数化的逻辑设计,编写8253的各个功能模块,对设计的所有模块进行仿真验证。将完成的设计最终配置到... 文章基于8253的工作原理,结合ALTERA公司的FLEX10KE产品的特点,采用VHDL硬件描述语言与原理图两种设计方式,对8253进行层次化、模块化、参数化的逻辑设计,编写8253的各个功能模块,对设计的所有模块进行仿真验证。将完成的设计最终配置到FLEX10KE芯片上,经调试验证了设计的正确性。 展开更多
关键词 ip VHDL fpga
在线阅读 下载PDF
千兆级以太网中基于FPGA的UDP/IP协议研究
9
作者 史俊锋 张冀 《科学与信息化》 2024年第16期16-18,共3页
千兆级以太网是当前应用频次较高的新型网络技术,在系统兼容、交互操作、长距离传输、资源共享等各个层面具有明显优势。各行业企业应结合高质量发展主题扩大对该技术的配置比例,为其实践赋能。本文以此为背景概述了千兆级以太网,并在... 千兆级以太网是当前应用频次较高的新型网络技术,在系统兼容、交互操作、长距离传输、资源共享等各个层面具有明显优势。各行业企业应结合高质量发展主题扩大对该技术的配置比例,为其实践赋能。本文以此为背景概述了千兆级以太网,并在剖析基于FPGA的UDP/IP协议基础上,分别从背景技术、系统架构、功能模块、实验测试4个方面对一种千兆级以太网图像传输系统进行了具体探讨。 展开更多
关键词 以太网 fpga UDP/ip协议
在线阅读 下载PDF
基于FPGAIP CORE的正弦信号发生器
10
作者 沈勇 《科技视界》 2012年第29期107-108,共2页
针对传统基于FPGA设计直接数字式频率合成器的方法存在的代码量大且使用较多的FPGA逻辑资源的不足,本文使用了一种基于Xilinx FPGA IP Core的DDS设计方法。直接调用已经封装好的DDS Core,无需编写DDS程序代码,只需熟悉core的接口定义和... 针对传统基于FPGA设计直接数字式频率合成器的方法存在的代码量大且使用较多的FPGA逻辑资源的不足,本文使用了一种基于Xilinx FPGA IP Core的DDS设计方法。直接调用已经封装好的DDS Core,无需编写DDS程序代码,只需熟悉core的接口定义和操作方法。实际应用表明,该方法能够大大提高设计效率且使用较少的FPGA资源,输出信号具有失真度低、稳定度好、分辨率高等优点。 展开更多
关键词 DDS 现场可编程门阵列 直接数字频率合成
在线阅读 下载PDF
使用FPGA和IP Core实现定制缓冲管理
11
作者 Mark Wang 《今日电子》 2006年第11期91-94,共4页
在通信网络系统中,流量管理的核心是缓存管理、队列管理和调度程序。本文结合使用FPGA及IPCore阐述缓存管理的结构。
关键词 fpga 缓冲管理 core ip 定制 通信网络系统 缓存管理 流量管理
在线阅读 下载PDF
Actel授权Motorola FPGA的DirectCore IP
12
《电子测试(新电子)》 2005年第1期101-101,共1页
Actel公司日前授权摩托罗拉公司(Motorola)的宽带通信部门采用其ProASIC Plus现场可编程门阵列(FPGA)的DirectCore知识产权(IP)。Actel的安全性IP加密内核Core3DES和CoreAES128支持视频点播(VOD)应用的高数据速率,并有助于减少设计成... Actel公司日前授权摩托罗拉公司(Motorola)的宽带通信部门采用其ProASIC Plus现场可编程门阵列(FPGA)的DirectCore知识产权(IP)。Actel的安全性IP加密内核Core3DES和CoreAES128支持视频点播(VOD)应用的高数据速率,并有助于减少设计成本和加速产品上市。Actel的ProASIC Plus FPGA是单芯片及上电即行的解决方案,提供有线电视局端设备和其他宽带应用所需的高度安全和低功耗特性。 展开更多
关键词 现场可编程门阵列(fpga) ip ASIC 高数据速率 有线电视 局端设备 VOD 授权 产品上市 部门
在线阅读 下载PDF
一种基于IP核通信系统中滑动相关捕获算法的FPGA实现 被引量:11
13
作者 贺刚 柏鹏 +2 位作者 彭卫东 王明芳 高生强 《江西师范大学学报(自然科学版)》 CAS 北大核心 2011年第2期151-154,共4页
结合SCCPM(串行级联连续相位调制)调制解调系统设计,提出了一种基于FPGA内部硬IP核实现通信中捕获的滑动相关算法的设计方案.通过软件仿真验证了该方案的正确性和可行性,提高了设计效率,大量节约了芯片的可编程逻辑资源.
关键词 ip fpga 多路并行捕获 标准硬件描述语言
在线阅读 下载PDF
基于FPGA的UART IP核设计与实现 被引量:11
14
作者 董大成 张建东 史国庆 《计算机测量与控制》 CSCD 北大核心 2012年第8期2251-2253,共3页
UART控制器是计算机串行通信子系统和电信领域广泛使用的设备;针对工程应用中UART内部FIFO空间不能满足需求的问题,结合UART的特点以及FPGA设计可移植性的优势,提出一种基于FPGA芯片的嵌入式UART IP核设计方法;对于接收和发送通道分别... UART控制器是计算机串行通信子系统和电信领域广泛使用的设备;针对工程应用中UART内部FIFO空间不能满足需求的问题,结合UART的特点以及FPGA设计可移植性的优势,提出一种基于FPGA芯片的嵌入式UART IP核设计方法;对于接收和发送通道分别配置有256字节的先进先出堆栈,有效减小了对CPU资源的占用,提高了IP核性能;而且在每帧数据之间增加字间隔,并通过编程设置字间隔长度,可有效解决不同设备间处理数据速度有差异的问题;利用硬件描述语言VHDL来实现设计,并完成了UART的功能和时序仿真,结果显示设计满足要求,具有良好的使用价值。 展开更多
关键词 通用异步收发器 ip fpga 硬件描述语言
在线阅读 下载PDF
MC8051单片机IP核的FPGA实现与应用 被引量:12
15
作者 王瑞 游志宇 +1 位作者 杜杨 王军 《电子设计工程》 2009年第1期57-60,63,共5页
分析了与标准8051 MCU兼容的MC8051 IP核结构原理与设计层次,详细论述了MC8051 IP核的FPGA实现与应用方法。通过试验验证,其性能比标准8051 MCU高,方便与系统其他模块的集成。在各种嵌入式系统和片上系统中使用该IP核具有重要意义。
关键词 单片机 MC8051 ip fpga VHDL
在线阅读 下载PDF
基于NCO IP core的Chirp函数实现设计 被引量:4
16
作者 董亮 汪敏 +1 位作者 高亦菲 高冠男 《现代电子技术》 2009年第20期20-22,共3页
首先分析Chirp函数在频域上的一般特性,并且分析Altrea公司提供的数控振荡器知识产权核(NCO IP core)的输入/输出特性,通过MegaCore环境确定其输入控制字,通过外围逻辑电路实时向NCO IP core调入控制频率控制字以达到改变输出频率的目的... 首先分析Chirp函数在频域上的一般特性,并且分析Altrea公司提供的数控振荡器知识产权核(NCO IP core)的输入/输出特性,通过MegaCore环境确定其输入控制字,通过外围逻辑电路实时向NCO IP core调入控制频率控制字以达到改变输出频率的目的,并通过在示波器上观测FPGA的运行情况,验证了该设计具有很好的输出效果。 展开更多
关键词 NCO ip core fpga Chirp函数 Megacore
在线阅读 下载PDF
基于FPGA的万兆比特IP核接口与应用 被引量:5
17
作者 安国臣 侯炎坤 +1 位作者 王新刚 王晓君 《电子器件》 CAS 北大核心 2020年第4期928-933,共6页
随着大数据时代的到来,数据通信带宽日益增加,高速万兆通信技术的应用进一步扩大,现场可编程门阵列(FPGA)是实现万兆通信的首选芯片。为加快研发进度,各大FPGA芯片供应商提供了各种万兆IP核。以Xilinx公司新近推出的GTX、Aurora、及10G ... 随着大数据时代的到来,数据通信带宽日益增加,高速万兆通信技术的应用进一步扩大,现场可编程门阵列(FPGA)是实现万兆通信的首选芯片。为加快研发进度,各大FPGA芯片供应商提供了各种万兆IP核。以Xilinx公司新近推出的GTX、Aurora、及10G MAC等IP核为例,详细阐述了各个IP核的应用要点,并设计了相应的接口逻辑。经仿真和联机测试,该系统高速、可靠,能够达到预期的性能要求,在万兆IP核应用方面具有一定的参考作用和良好的应用价值。 展开更多
关键词 fpga 万兆 ip GTX AURORA MAC
在线阅读 下载PDF
基于FPGA的高精度全数字锁相环IP核设计 被引量:4
18
作者 杨秀增 蒋志年 《计算机测量与控制》 CSCD 北大核心 2010年第9期2127-2129,共3页
全数字锁相环(ADPLL)在数字领域中得到广泛的应用;针对目前锁相环功能单一、设计不灵活和设计效率低等缺点,利用硬件描述语言设计了一个高精度全数字锁相环IP核,锁相环IP的中心频率和带宽均可任意编程设置,利用了Quartus II8.0中的嵌入... 全数字锁相环(ADPLL)在数字领域中得到广泛的应用;针对目前锁相环功能单一、设计不灵活和设计效率低等缺点,利用硬件描述语言设计了一个高精度全数字锁相环IP核,锁相环IP的中心频率和带宽均可任意编程设置,利用了Quartus II8.0中的嵌入式逻辑分析仪进行了验证;验证结果表明,该IP核运行稳定,锁相精度高,具有一定的实用性和推广价值。 展开更多
关键词 全数字锁相环 fpga ip 嵌入式逻辑分析仪
在线阅读 下载PDF
基于FPGA的三电平SVPWM IP核的设计 被引量:3
19
作者 王印秋 常国祥 刘岫岭 《黑龙江科技学院学报》 CAS 2009年第4期278-281,共4页
三电平SVPWM控制相对复杂,如采用DSP来控制,则需要多片配合控制,一致性较差。采用纯硬件手段实现FPGA产生多路SVPWM信号,具有速度快、编程方便、能在线配置等优点,并能生成IP核,方便推广应用。仿真实验证明了该设计行之有效。
关键词 三电平 SVPWM ip fpga
在线阅读 下载PDF
基于FPGA的UART IP核设计与实现 被引量:8
20
作者 何慧珠 秦丽 张会新 《微计算机信息》 北大核心 2008年第2期223-224,114,共3页
本文设计了一种基于FPGA的UART核,该核符合串行通信协议,具有模块化、兼容性和可配置性,适合于SoC应用。设计中使用Verilog HDL硬件描述语言在Xilinx ISE环境下进行设计、仿真,最后在FPGA上嵌入UART IP核实现了电路的异步串行通信功能。
关键词 ip UART VERILOG HDL fpga
在线阅读 下载PDF
上一页 1 2 86 下一页 到第
使用帮助 返回顶部