期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
Design of IP core based on AMBA bus 被引量:2
1
作者 JIA Boxiong LI Jinming 《Journal of Measurement Science and Instrumentation》 CAS CSCD 2022年第2期217-224,共8页
With the rapid development of integrated circuit(IC)technology,reusable intelligent property(IP)core design is widely valued by the industry.Based on the in-depth study of the functional characteristics of advanced mi... With the rapid development of integrated circuit(IC)technology,reusable intelligent property(IP)core design is widely valued by the industry.Based on the in-depth study of the functional characteristics of advanced microcontroller bus architecture(AMBA),a design scheme of IP core is presented,and it is divided into the functional modules,and the structural design of the IP core is completed.The relationship between the internal modules of the IP core is clarified,and the top-down design method is used to build the internal architecture of the IP core.The IP core interface module,register module,baud rate module,transmit module,receive module,and interrupt module are designed in detail by using Verilog language.The simulation results show that the designed IP core supports serial peripheral interface(SPI)protocol,the function coverage of IP core reaches 100%,the maximum working frequency reaches 200 MHz,and the resource occupancy rate is less than 15%.The reusable IP core can support multiple data formats,multiple timing transmission modes,and master/slave operation modes,reducing the resource consumption of hardware circuits and having stronger applicability. 展开更多
关键词 integrated circuit(IC) intelligent property(ip)core advanced microcontroller bus architecture(AMBA) serial peripheral interface(SPI)
在线阅读 下载PDF
可配置总线接口USB控制器IP核的设计与实现 被引量:1
2
作者 张建民 李思昆 黎铁军 《微电子学》 CAS CSCD 北大核心 2004年第6期640-643,共4页
 设计并实现了USB1.1器件IP软核、固核和硬核。详细介绍了USBIP软核的设计和验证技术以及基于0.18μm标准单元的固核与硬核的实现方法。为了提高USBIP的可重用性,引入了总线适配器和可配置总线接口IP核的概念,设计了三种总线适配器。对...  设计并实现了USB1.1器件IP软核、固核和硬核。详细介绍了USBIP软核的设计和验证技术以及基于0.18μm标准单元的固核与硬核的实现方法。为了提高USBIP的可重用性,引入了总线适配器和可配置总线接口IP核的概念,设计了三种总线适配器。对USBIP核的可配置端点数及基于FPGA的三种总线适配器进行了性能分析和评价。 展开更多
关键词 通用串行接口 ip 软核/固核/硬核 总线适配器 可配置总线接口
在线阅读 下载PDF
基于SoC可重构密码算法IP核接口电路设计与实现 被引量:1
3
作者 张鲁国 王简瑜 《计算机工程与设计》 CSCD 北大核心 2010年第7期1447-1450,1454,共5页
针对SoC芯片多IP核集成问题,提出了系统集成时软硬件协同设计方案,建立了可重构密码算法IP核接口电路模型。该模型引入桥芯片和可编程原理,解决了不同密码算法接口位宽不一致的问题。在介绍微控制器和可重构密码算法IP核相关功能的基础... 针对SoC芯片多IP核集成问题,提出了系统集成时软硬件协同设计方案,建立了可重构密码算法IP核接口电路模型。该模型引入桥芯片和可编程原理,解决了不同密码算法接口位宽不一致的问题。在介绍微控制器和可重构密码算法IP核相关功能的基础上,通过基于双端口存储器和寄存器组接口电路实例,验证了IP核接口电路功能的完备性和普适性。 展开更多
关键词 接口电路 片上系统 可重构密码算法ip 系统集成 协同设计
在线阅读 下载PDF
基于Interlaken协议的高速数据流接口设计与性能分析
4
作者 陈世文 郭通 +2 位作者 李玉峰 王鹏 杨柳青 《电子设计工程》 2011年第13期99-102,109,共5页
目前,高速网络处理系统的板级互连带宽达到了40 G比特速率级,这对网络处理系统的处理速度和吞吐量提出了极大的挑战。为解决核心路由器40 Gb/s POS线路接口板中器件间的高速数据交互难题,采用Interlaken协议对高速数据流接口设计方法进... 目前,高速网络处理系统的板级互连带宽达到了40 G比特速率级,这对网络处理系统的处理速度和吞吐量提出了极大的挑战。为解决核心路由器40 Gb/s POS线路接口板中器件间的高速数据交互难题,采用Interlaken协议对高速数据流接口设计方法进行了研究,利用高端FPGA的高速通道和IP核设计技术,完成了链路层处理芯片与转发、处理FPGA之间数据包的高速互联,系统设计8个高速通道,每通道速率达到6.25 Gb/s。测试结果表明,在相应的Interlaken IP突发配置参数下性能可以满足系统40 Gb/s吞吐率的要求,并就不同应用场景中IP核关键参数与控制寄存器的自适应、动态可重构配置进行了展望。 展开更多
关键词 高速数据流接口 Interlaken协议 ip 参数配置
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部