期刊文献+
共找到161篇文章
< 1 2 9 >
每页显示 20 50 100
Synthesis of Nonlinear Control of Switching Topologies of Buck-Boost Converter Using Fuzzy Logic on Field Programmable Gate Array (FPGA) 被引量:1
1
作者 Johnson A. Asumadu Vaidhyanathan Jagannathan Arkhom Chachavalnanont 《Journal of Intelligent Learning Systems and Applications》 2010年第1期36-42,共7页
An intelligent fuzzy logic inference pipeline for the control of a dc-dc buck-boost converter was designed and built using a semi-custom VLSI chip. The fuzzy linguistics describing the switching topologies of the conv... An intelligent fuzzy logic inference pipeline for the control of a dc-dc buck-boost converter was designed and built using a semi-custom VLSI chip. The fuzzy linguistics describing the switching topologies of the converter was mapped into a look-up table that was synthesized into a set of Boolean equations. A VLSI chip–a field programmable gate array (FPGA) was used to implement the Boolean equations. Features include the size of RAM chip independent of number of rules in the knowledge base, on-chip fuzzification and defuzzification, faster response with speeds over giga fuzzy logic inferences per sec (FLIPS), and an inexpensive VLSI chip. The key application areas are: 1) on-chip integrated controllers;and 2) on-chip co-integration for entire system of sensors, circuits, controllers, and detectors for building complete instrument systems. 展开更多
关键词 Multi-Fuzzy logic Controller (MFLC) Field programmable gate Array (FPGA) BUCK-BOOST Converter BOOLEAN Look-Up TABLE CO-INTEGRATION
在线阅读 下载PDF
Novel Test Approach for Interconnect Resources in Field Programmable Gate Arrays
2
作者 Yong-Bo Liao Wen-Chang Li Ping Li Ai-Wu Ruan 《Journal of Electronic Science and Technology》 CAS 2011年第1期85-89,共5页
A novel test approach for interconnect resources (IRs) in field programmable gate arrays (FPGA) has been proposed.In the test approach,SBs (switch boxes) of IRs in FPGA has been utilized to test IRs.Furthermore,... A novel test approach for interconnect resources (IRs) in field programmable gate arrays (FPGA) has been proposed.In the test approach,SBs (switch boxes) of IRs in FPGA has been utilized to test IRs.Furthermore,configurable logic blocks (CLBs) in FPGA have also been employed to enhance driving capability and the position of fault IR can be determined by monitoring the IRs associated SBs.As a result,IRs can be scanned maximally with minimum configuration patterns.In the experiment,an in-house developed FPGA test system based on system-on-chip (SoC) hardware/software verification technology has been applied to test XC4000E family of Xilinx.The experiment results revealed that the IRs in FPGA can be tested by 6 test patterns. 展开更多
关键词 Configurable logic blocks configuretion pattern field programmable gate arrays interconnect resources test switch box.
在线阅读 下载PDF
Design and verification of an FPGA programmable logic element based on Sense-Switch pFLASH
3
作者 Zhengzhou CAO Guozhu LIU +2 位作者 Yanfei ZHANG Yueer SHAN Yuting XU 《Frontiers of Information Technology & Electronic Engineering》 SCIE EI CSCD 2024年第4期485-499,共15页
This paper proposes a kind of programmable logic element(PLE)based on Sense-Switch pFLASH technology.By programming Sense-Switch pFLASH,all three-bit look-up table(LUT3)functions,partial four-bit look-up table(LUT4)fu... This paper proposes a kind of programmable logic element(PLE)based on Sense-Switch pFLASH technology.By programming Sense-Switch pFLASH,all three-bit look-up table(LUT3)functions,partial four-bit look-up table(LUT4)functions,latch functions,and d flip flop(DFF)with enable and reset functions can be realized.Because PLE uses a choice of operational logic(COOL)approach for the operation of logic functions,it allows any logic circuit to be implemented at any ratio of combinatorial logic to register.This intrinsic property makes it close to the basic application specific integrated circuit(ASIC)cell in terms of fine granularity,thus allowing ASIC-like cell-based mappers to apply all their optimization potential.By measuring Sense-Switch pFLASH and PLE circuits,the results show that the“on”state driving current of the Sense-Switch pFLASH is about 245.52μA,and that the“off”state leakage current is about 0.1 pA.The programmable function of PLE works normally.The delay of the typical combinatorial logic operation AND3 is 0.69 ns,and the delay of the sequential logic operation DFF is 0.65 ns,both of which meet the requirements of the design technical index. 展开更多
关键词 Field programmable gate array(FPGA) programmable logic element(PLE) Boolean logic operation Look-up table Sense-Switch pFLASH Threshold voltage
原文传递
基于DCS的燃料操作设备集中控制系统设计
4
作者 袁骏 何志军 张鹏 《自动化仪表》 2025年第2期30-33,39,共5页
核电厂在每个燃料循环周期末期必须更换部分核燃料,因此确保安全、可靠、高效地完成核电厂换料工作尤为重要。简单介绍了燃料操作与贮存设备的组成和功能。设计了基于分布式控制系统(DCS)的燃料操作与贮存设备集中控制系统。该系统包括... 核电厂在每个燃料循环周期末期必须更换部分核燃料,因此确保安全、可靠、高效地完成核电厂换料工作尤为重要。简单介绍了燃料操作与贮存设备的组成和功能。设计了基于分布式控制系统(DCS)的燃料操作与贮存设备集中控制系统。该系统包括主控制系统、基于可编程逻辑控制器(PLC)的伺服驱动子系统、基于现场可编辑门阵列(FPGA)的安全保护子系统、基于硬电路的应急操作子系统和基于Modbus/传输控制协议(TCP)的现场总线子系统。同时,对不同控制技术的差异进行了论述。燃料操作与贮存设备集中控制系统样机测试结果表明,该系统满足换料工艺流程要求、提高了燃料操作与贮存设备的可靠性和效率、在核电厂燃料操作与贮存领域具有一定的创新性。该设计具备广阔的工程应用前景和较高的经济效益。 展开更多
关键词 核电厂 燃料操作与贮存设备 分布式控制系统 可编程逻辑控制器 现场可编辑门阵列
在线阅读 下载PDF
Calibration of optical tweezers based on acousto-optic deflector and field programmable gate array 被引量:1
5
作者 宋清宝 闻丞 +2 位作者 张岩 王广福 叶安培 《Chinese Optics Letters》 SCIE EI CAS CSCD 2008年第8期600-602,共3页
Accurate calibrations of stiffness and position are crucial to the quantitative measurement with optical tweezers. In this paper, we present a new calibration scheme for optical tweezers including stiffness and positi... Accurate calibrations of stiffness and position are crucial to the quantitative measurement with optical tweezers. In this paper, we present a new calibration scheme for optical tweezers including stiffness and position calibrations. In our system, acousto-optic deflectors (AODs) are used as laser beam manipulating component. The AODs are controlled by a field programmable gate array (FPGA) connected to a computer using universal serial bus (USB) communication mode. Our results agree well with the present theory and other experimental results. 展开更多
关键词 Computer control systems Computer networks Field programmable gate arrays (FPGA) logic gates Optical instruments Optical sensors STIFFNESS
原文传递
基于FPGA与ARM Cortex-M0的可重构MCU设计
6
作者 张祥龙 王丽杰 《吉林大学学报(信息科学版)》 2024年第6期1183-1190,共8页
由于MCU(Microcontroller Unit)编程语言主要为C语言,以软逻辑实现,并通过顺序执行指令实现特定功能,因此存在低速的缺点。为得到高速同时仍然保留MCU优势的系统,研究了基于FPGA(Field-Programmable Gate Array)与ARM(Advanced RISC Mac... 由于MCU(Microcontroller Unit)编程语言主要为C语言,以软逻辑实现,并通过顺序执行指令实现特定功能,因此存在低速的缺点。为得到高速同时仍然保留MCU优势的系统,研究了基于FPGA(Field-Programmable Gate Array)与ARM(Advanced RISC Machines)Cortex-M0的可重构MCU设计。针对ARM Cortex-M0内核以及AMBA(Advanced Microcontroller Bus Architecture)总线系统进行分析,设计MCU系统整体所需的每个单元,根据每个模块的特性设计其Verilog代码,并进行仿真验证。探究了基于FPGA平台设计特殊的外设,验证硬件算法等,并以定时器中断系统为例,结合软件和硬件,对整个MCU系统进行综合仿真,分析实际运行中ARM Cortex-M0内核的工作状态,总线系统对每个模块间数据的通讯与调度,验证FPGA平台开发MCU的可行性与高效性。结果表明,MCU基于重构平台设计,可实现外设功能根据需求的定制化,相比传统MCU具有更高的灵活度。 展开更多
关键词 单片机 现场可编程逻辑门阵列 高级微控制器总线架构 逻辑综合
在线阅读 下载PDF
基于FPGA原型验证的深度调试系统设计
7
作者 吴文会 黄正峰 +1 位作者 王贯西 杨滔 《微电子学》 CAS 北大核心 2024年第4期632-637,共6页
现场可编程门阵列(Field Programmable Gate Arrays,FPGA)原型验证是芯片设计中的重要环节,其应用能够显著提升芯片整体验证速度并揭示其他验证方法难以发现的系统设计缺陷。对于FPGA原型验证系统的调试,主流的工具为集成逻辑分析仪,但... 现场可编程门阵列(Field Programmable Gate Arrays,FPGA)原型验证是芯片设计中的重要环节,其应用能够显著提升芯片整体验证速度并揭示其他验证方法难以发现的系统设计缺陷。对于FPGA原型验证系统的调试,主流的工具为集成逻辑分析仪,但其存在如下问题:消耗大量块随机存取存储器资源、调试深度较低、基本触发方式少。针对这些问题,提出了一种深度调试系统。与Xilinx公司的集成逻辑分析仪相比,所提调试系统的触发逻辑表达式支持各种逻辑组合,具备更加灵活的触发设置。在采样深度方面,它可以达到400000 bits,相比集成逻辑分析仪的最大采样深度131072 bits,提高了205.2%。在采样宽度为200 bits、采样深度为131072 bits的情况下,只需占用FPGA的10个块随机存取存储器资源,仅为集成逻辑分析仪的1.4%。 展开更多
关键词 深度调试 原型验证 现场可编程门阵列 集成逻辑分析仪
在线阅读 下载PDF
Implementation of Dynamic Matrix Control on Field Programmable Gate Array
8
作者 兰建 李德伟 +1 位作者 杨楠 席裕庚 《Journal of Shanghai Jiaotong university(Science)》 EI 2011年第4期441-446,共6页
High performance computer is often required by model predictive control(MPC) systems due to the heavy online computation burden.To extend MPC to more application cases with low-cost computation facilities, the impleme... High performance computer is often required by model predictive control(MPC) systems due to the heavy online computation burden.To extend MPC to more application cases with low-cost computation facilities, the implementation of MPC controller on field programmable gate array(FPGA) system is studied.For the dynamic matrix control(DMC) algorithm,the main design idea and the implemental strategy of DMC controller are introduced based on a FPGA’s embedded system.The performance tests show that both the computation efficiency and the accuracy of the proposed controller can be satisfied due to the parallel computing capability of FPGA. 展开更多
关键词 model predictive control(MPC) dynamic matrix control(DMC) quadratic programming(QP) active set programmable logic device field programmable gate array(FPGA)
原文传递
桃源水电站23号闸门异常开启不安全事件分析及应对措施
9
作者 章浪 刘波 谢梦娇 《中国水能及电气化》 2024年第8期9-12,共4页
文章对桃源水电站23号泄洪闸门异常开启事件进行了分析。通过现场分析,得知此次异常开启的根本原因是由于PLC(可编程逻辑控制器)受到停、复电冲击,造成PLC死机后输出紊乱,错误发出闸门开启指令,因闸门控制回路没有故障闭锁功能,最终导... 文章对桃源水电站23号泄洪闸门异常开启事件进行了分析。通过现场分析,得知此次异常开启的根本原因是由于PLC(可编程逻辑控制器)受到停、复电冲击,造成PLC死机后输出紊乱,错误发出闸门开启指令,因闸门控制回路没有故障闭锁功能,最终导致23号泄洪闸门异常开启。为防止类似情况再次发生,对泄洪闸控制系统进行改造,经长时间试运行证明措施可行,可为类似情形提供参考。 展开更多
关键词 闸门异常开启 PLC 停复电冲击 故障闭锁
在线阅读 下载PDF
FPGA器件设计技术发展综述 被引量:220
10
作者 杨海钢 孙嘉斌 王慰 《电子与信息学报》 EI CSCD 北大核心 2010年第3期714-727,共14页
现场可编程门阵列(Field Programmable Gate Array,FPGA)作为一种可编程逻辑器件,在短短二十多年里从电子设计的外围器件逐渐演变为数字系统的核心,在计算机硬件、通信、航空航天和汽车电子等诸多领域有着广泛的应用。伴随着半导体工艺... 现场可编程门阵列(Field Programmable Gate Array,FPGA)作为一种可编程逻辑器件,在短短二十多年里从电子设计的外围器件逐渐演变为数字系统的核心,在计算机硬件、通信、航空航天和汽车电子等诸多领域有着广泛的应用。伴随着半导体工艺技术的进步,FPGA器件的设计技术取得了飞跃性突破。该文在回顾FPGA发展历史的同时,对目前主流FPGA器件的前沿技术进行总结,并对新一代FPGA的发展前景进行展望。 展开更多
关键词 现场可编程门阵列(FPGA) VLSI 可编程器件 CMOS
在线阅读 下载PDF
基于线阵CCD钢板表面缺陷在线检测系统的研究 被引量:33
11
作者 胡亮 段发阶 +1 位作者 丁克勤 叶声华 《计量学报》 EI CSCD 北大核心 2005年第3期200-203,共4页
为了全面科学地评估钢板表面质量,有效地控制生产流程,设计了一套智能无损检测系统来实现对钢板表面缺陷的在线检测。基于模块化设计思想,检测系统由新型LED光源、明暗域结合成像光学系统、高速高分辨率线阵CCD传感器件、FPGA嵌入式处... 为了全面科学地评估钢板表面质量,有效地控制生产流程,设计了一套智能无损检测系统来实现对钢板表面缺陷的在线检测。基于模块化设计思想,检测系统由新型LED光源、明暗域结合成像光学系统、高速高分辨率线阵CCD传感器件、FPGA嵌入式处理系统和友好的人机接口组成。检测钢板宽度最大为1800mm,运行速度不大于1.5ms,振动幅度小于1mm,要求所达到的横纵向检测分辨率为0.8mm×0.8mm,缺陷尺寸检测误差不大于1mm。系统对钢板表面的气泡、夹杂、结疤、划伤和压痕等主要缺陷进行无损检测,能够实现缺陷自动分类,对缺陷数据自动存档、屏幕显示、打印、存储和报警功能。样机系统在硬件和软件上易于升级,并可扩展到其他相关领域。 展开更多
关键词 计量学 钢板 表面缺陷 线阵CCD 在线检测 现场可编程的逻辑门阵列(FPGA)
在线阅读 下载PDF
采用FPGA控制的IGBT串联高压调制器的研制 被引量:17
12
作者 陈文光 饶军 +1 位作者 饶益花 王明伟 《高电压技术》 EI CAS CSCD 北大核心 2010年第11期2827-2832,共6页
高压调制器在脉冲功率技术中有很重要的作用,而IGBT串联是固态调制器技术发展的趋势。电路分布参数及各单元电路参数的差别制约可靠性,严重时将造成IGBT在开通、关断过程中集射极间的电压超过额定值而遭损坏。为此,在新的RCD动态均压电... 高压调制器在脉冲功率技术中有很重要的作用,而IGBT串联是固态调制器技术发展的趋势。电路分布参数及各单元电路参数的差别制约可靠性,严重时将造成IGBT在开通、关断过程中集射极间的电压超过额定值而遭损坏。为此,在新的RCD动态均压电路的基础上,利用FPGA和VHDL设计了IGBT驱动信号分配电路,实现了串联IGBT各单元精确延时开通与关断控制、逻辑综合保护,并结合驱动电路完成了缺电、过流、过压保护等。工程上结合中国环流二号装置NBI抑制极电源要求,设计了12 kV/20 A的调制器。实验结果表明,该方法是一种有效的主动式动态均压方法,能为更高电压、电流等级的固态调制器设计提供好的参考与工程应用基础。 展开更多
关键词 高电压 调制器 IGBT串联 动态均压 现场可编程逻辑器件 现场可编程门阵列(FPGA)
在线阅读 下载PDF
逻辑控制器设计与离散事件系统监控理论 被引量:8
13
作者 罗继亮 邵辉 +1 位作者 吴维敏 苏宏业 《控制理论与应用》 EI CAS CSCD 北大核心 2018年第1期86-91,共6页
物联网等通信技术将越来越多的控制元件集成起来,导致系统规模快速增长,逻辑控制规范也日益复杂,任何逻辑错误都可能造成重大事故和人身灾难,再加上"维数灾"问题,安全可靠的逻辑控制程序的设计和调试面临巨大的计算复杂性难题... 物联网等通信技术将越来越多的控制元件集成起来,导致系统规模快速增长,逻辑控制规范也日益复杂,任何逻辑错误都可能造成重大事故和人身灾难,再加上"维数灾"问题,安全可靠的逻辑控制程序的设计和调试面临巨大的计算复杂性难题.而离散事件系统监控理论旨在研究复杂控制规范的设计和实现问题,将连锁、互斥、字符串语言等复杂控制逻辑描述为自动机或Petri网,然后转换为可编程逻辑控制器或现场可编程门阵列上执行的程序代码.本文综述了现有的逻辑控制器的形式化设计方法,主要涉及如何利用监控理论(自动机或Petri网)来缩短程序开发周期、提高程序可重用性和确保程序可靠性和安全性等问题. 展开更多
关键词 可编程逻辑控制器 离散事件系统 现场可编程门阵列 监控理论
在线阅读 下载PDF
集成门极换流晶闸管驱动电路的研究 被引量:5
14
作者 朱长纯 吴春瑜 +2 位作者 王颖 刘兴辉 尹常永 《西安交通大学学报》 EI CAS CSCD 北大核心 2005年第8期844-847,共4页
根据集成门极换流晶闸管驱动电路基本逻辑功能的要求,提出应用电子设计自动化技术和复杂可编程逻辑器件芯片实现高可靠性、单片化、灵活设计的方案,设计出一种采用了硬驱动和集成门极技术的集成门极换流晶闸管门极驱动电路.该电路具有... 根据集成门极换流晶闸管驱动电路基本逻辑功能的要求,提出应用电子设计自动化技术和复杂可编程逻辑器件芯片实现高可靠性、单片化、灵活设计的方案,设计出一种采用了硬驱动和集成门极技术的集成门极换流晶闸管门极驱动电路.该电路具有结构简单,开关速度快,可靠性高,增加保护电路和测试电路方便等优点.电路仿真结果表明,开通时门极电流可在2μs内迅速达到200A左右,关断时电流门极电流可在4μs内抽取400A左右,符合集成门极换流晶闸管开通和关断时的特性要求. 展开更多
关键词 集成门极换流晶闸管 驱动电路 复杂可编程逻辑器件
在线阅读 下载PDF
CPLD/FPGA的发展与应用之比较 被引量:13
15
作者 徐伟业 江冰 虞湘宾 《现代电子技术》 2007年第2期4-7,共4页
可编程逻辑器件(Programmable Logic Device,PLD)是一种可由用户对其进行编程的大规模通用集成电路[1]。从PLD的发展历程着眼,主要对PLD的2个发展分支———复杂可编程逻辑器件和现场可编程门阵列的基本结构、功能优势和应用场合进行了... 可编程逻辑器件(Programmable Logic Device,PLD)是一种可由用户对其进行编程的大规模通用集成电路[1]。从PLD的发展历程着眼,主要对PLD的2个发展分支———复杂可编程逻辑器件和现场可编程门阵列的基本结构、功能优势和应用场合进行了较详尽的分析和比较;并从结构和定义上指出二者的区别,同时根据不同技术要求和设计环境指出了相应的CPLD和FPGA的选择方法,最后给出了PLD最新研究热点和未来的发展趋势。 展开更多
关键词 可编程逻辑器件(PLD) 复杂可编程逻辑器件(CPLD) 现场可编程门阵列(FPGA) 可编程片上系统(SOPC)
在线阅读 下载PDF
基于FPGA的互相关无串扰超声测距系统 被引量:10
16
作者 王荣扬 钱振华 殷勇辉 《计算机工程》 CAS CSCD 2013年第8期307-313,共7页
多传感器超声测距系统工作时存在超声串扰,会导致测量结果失真并降低系统工作效率。为此,利用伪随机序列优越的自相关性,通过对发射信号和回波信号进行互相关运算消除串扰。提出一种利用异或运算代替乘法运算的并行数字相关技术捕获算... 多传感器超声测距系统工作时存在超声串扰,会导致测量结果失真并降低系统工作效率。为此,利用伪随机序列优越的自相关性,通过对发射信号和回波信号进行互相关运算消除串扰。提出一种利用异或运算代替乘法运算的并行数字相关技术捕获算法。可编程逻辑门阵列(FPGA)仿真结果表明,该算法可以消除实时超声测距系统的串扰和误码干扰,明显减少算法运算量及数据处理时间,提高FPGA逻辑资源利用率及超声测距系统的精度。 展开更多
关键词 相关捕获 伪随机序列 超声测距 超声串扰 可编程逻辑门阵列
在线阅读 下载PDF
FPGA被动并行配置控制器的研究与实现 被引量:5
17
作者 葛飞 何辅云 夏玉宝 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2008年第4期531-533,共3页
为了快速方便地配置FPGA,文章提出了使用Flash存储FPGA的配置数据,再由CPLD控制Flash将存储的数据采用并行方式下载到FPGA的方法。由于Flash掉电后数据不会丢失,这样就解决了FPGA掉电易失的问题。该文给出了具体的硬件电路和软件模块的... 为了快速方便地配置FPGA,文章提出了使用Flash存储FPGA的配置数据,再由CPLD控制Flash将存储的数据采用并行方式下载到FPGA的方法。由于Flash掉电后数据不会丢失,这样就解决了FPGA掉电易失的问题。该文给出了具体的硬件电路和软件模块的编程思路,通过仿真测试表明本设计的可行性。 展开更多
关键词 现场可编程门阵列 复杂可编程逻辑器件 配置
在线阅读 下载PDF
复杂系统的多FPGA可重构设计与实现 被引量:6
18
作者 郑文荣 孙朝江 刘少伟 《电子测量技术》 2012年第9期96-98,共3页
大规模可编程逻辑器件基本组成单元包括与或阵列、查找表、多路开关和多级与非门等多种类型,通过对可编程逻辑器件的电路组成结构与基本原理的分析,并对可编程器件的在线可重构技术的方法、设计时序等进行了研究;利用多FPGA的可重构设... 大规模可编程逻辑器件基本组成单元包括与或阵列、查找表、多路开关和多级与非门等多种类型,通过对可编程逻辑器件的电路组成结构与基本原理的分析,并对可编程器件的在线可重构技术的方法、设计时序等进行了研究;利用多FPGA的可重构设计技术,通过修改软件设计对系统进行重构的方法,实现了对由多个部件组成的控制系统的集成,对系统进行的可重构设计与集成大大提高了原系统的可靠性、减少系统故障,降低了使用与维护成本。 展开更多
关键词 FPGA CPLD 可重构 查找表 系统集成
在线阅读 下载PDF
电力谐波检测FFT数字逻辑的设计与实现 被引量:4
19
作者 龚仁喜 刘丰 张海南 《电力系统及其自动化学报》 CSCD 北大核心 2009年第2期57-60,66,共5页
为实现运算高速、强数据吞吐能力的快速傅里叶变换FFT(fast Fourier transform)运算处理器,探讨了基于现场可编程阵列的电力谐波检测FFT数字逻辑的设计方法。该逻辑设计采取了层次化自顶向下的设计模式,对蝶形运算、地址发生、工作存储... 为实现运算高速、强数据吞吐能力的快速傅里叶变换FFT(fast Fourier transform)运算处理器,探讨了基于现场可编程阵列的电力谐波检测FFT数字逻辑的设计方法。该逻辑设计采取了层次化自顶向下的设计模式,对蝶形运算、地址发生、工作存储单元等各模块进行了硬件语言描述,并通过采用复用逻辑及流水线技术,平衡了面积与速度的要求。在电力谐波检测仪原型应用的测试表明,该FFT运算逻辑可稳定运行在60MHz,单帧数据的处理时间为38μs,流水线操作延迟为116 ns,取得了良好的应用效果。 展开更多
关键词 电力谐波检测 快速傅里叶变换 现场可编程门阵列 复用逻辑 流水线
在线阅读 下载PDF
相控阵雷达波束控制器优化设计 被引量:4
20
作者 张延曹 王勇 +1 位作者 陈灿 王孔华 《计算机仿真》 CSCD 北大核心 2015年第11期51-54,共4页
在雷达控制优化设计的研究中,针对相控阵天线波束要求波束扫面快、灵活的问题,提出了采用可编程控制逻辑门阵列(FPGA)的数字波束形成技术,难点在于波控码的计算。通过比较采用了查表法,即先把需要的三角函数的值以及系数的值计算好,放... 在雷达控制优化设计的研究中,针对相控阵天线波束要求波束扫面快、灵活的问题,提出了采用可编程控制逻辑门阵列(FPGA)的数字波束形成技术,难点在于波控码的计算。通过比较采用了查表法,即先把需要的三角函数的值以及系数的值计算好,放在不同的RAM中,通过外部接口接收来自上位机的信号工作频率,方向角以及俯仰角的参数。参数会通过给定的通信协议,转化为十六进制送进去,相当于查找表中对应的所需数据的地址,在RAM中查找到所需的值调用,然后计算出雷达阵列中的每个雷达的移相码,送到每个移相器中。通过仿真,以及最后的测试表明,改进方法可以快速而准确的计算出每个天线单元所需的移相码,并能同步的把各个波控码送给对应的移相器上。 展开更多
关键词 相控阵雷达 波束控制 查表法 可编程控制逻辑门阵列
在线阅读 下载PDF
上一页 1 2 9 下一页 到第
使用帮助 返回顶部