期刊文献+
共找到8篇文章
< 1 >
每页显示 20 50 100
改进的分层修正最小和LDPC译码算法及译码器设计 被引量:6
1
作者 倪俊枫 甘小莺 +1 位作者 张海滨 徐友云 《系统工程与电子技术》 EI CSCD 北大核心 2008年第12期2531-2535,共5页
提出了一种改进的分层修正最小和的LDPC译码算法,该算法充分考虑到了译码器硬件结构的特性,使用了部分信息节点提前中止迭代的方法,降低了译码器处理数据的位宽。同时,在这种算法的基础上,设计出了结构简单的译码器,该译码器在资源使用... 提出了一种改进的分层修正最小和的LDPC译码算法,该算法充分考虑到了译码器硬件结构的特性,使用了部分信息节点提前中止迭代的方法,降低了译码器处理数据的位宽。同时,在这种算法的基础上,设计出了结构简单的译码器,该译码器在资源使用非常少的情况下可以获得较高的译码吞吐量,同时保持译码器译码性能和相应的浮点算法很接近。另外通过合理地设计LDPC码校验矩阵(H矩阵)和译码器数据处理单元,使得译码器可以支持多种码长码率LDPC码译码。这样结构特点的译码器,在低功耗以及需要多种码长码率的编码进行数据传输的领域有着非常高的应用价值。 展开更多
关键词 低密度校验码 两次扩展 改进的分层修正最小和算法 译码器
在线阅读 下载PDF
一种新的LDPC译码算法及其硬件实现
2
作者 王锦山 袁柳清 《电视技术》 北大核心 2007年第5期19-20,39,共3页
介绍了LDPC编译码技术,提出了分层修正最小和算法并对该算法进行了定点仿真和硬件实现。仿真结果和硬件实现表明,该算法性能优良并能降低迭代次数以提高吞吐量。
关键词 分层修正最小和算法 低密度奇偶校验码 译码
在线阅读 下载PDF
高速LDPC码分层译码器设计 被引量:2
3
作者 王鹏 陈咏恩 《小型微型计算机系统》 CSCD 北大核心 2009年第11期2294-2297,共4页
设计一种新型准并行LDPC分层译码器,实现对0.5码率,4608码长(3,6)规则准循环LDPC的实时译码.并在Altera公司的Stratix Ⅱ系列EP2S60器件上完成了布局布线.最高工作频94.47MHz,当最大迭代次数为25次时译码吞吐量可达58.70Mbps.与传统的T... 设计一种新型准并行LDPC分层译码器,实现对0.5码率,4608码长(3,6)规则准循环LDPC的实时译码.并在Altera公司的Stratix Ⅱ系列EP2S60器件上完成了布局布线.最高工作频94.47MHz,当最大迭代次数为25次时译码吞吐量可达58.70Mbps.与传统的TPMP译码方案相比,可减少近一半的平均译码迭代次数,而且可以显著降低RAM块的使用数量.整个设计具有很强的扩展性和通用性,只需作事先存储校验矩阵式样及行重信息,即可支持任意码率、规则及非规则码的准循环LDPC译码. 展开更多
关键词 准循环LDPC码 修正最小和算法 分层译码 准并行译码器
在线阅读 下载PDF
基于LDPC码的超短波高速数传系统性能研究 被引量:1
4
作者 马雯 李冬 肖启荣 《现代电子技术》 北大核心 2017年第5期10-13,共4页
为满足超短波高速数传系统的性能要求,对发送序列进行LDPC编码,并选取修正最小和译码算法进行译码。通过自适应均衡技术消除多径干扰,并将接收机分为DFE均衡器和LDPC译码器两部分。基于Matlab仿真平台,构建超短波高速数传系统仿真模型,... 为满足超短波高速数传系统的性能要求,对发送序列进行LDPC编码,并选取修正最小和译码算法进行译码。通过自适应均衡技术消除多径干扰,并将接收机分为DFE均衡器和LDPC译码器两部分。基于Matlab仿真平台,构建超短波高速数传系统仿真模型,对典型VHF信道模型下的传输性能进行仿真及分析。仿真结果表明,准循环LDPC码在中高码率下仍能获得较大的编码增益,基于LDPC码的超短波高速数传系统可获得优异的传输性能,具有良好的工程应用前景。 展开更多
关键词 超短波 高速数传 LDPC码 修正最小和算法 自适应均衡
在线阅读 下载PDF
数字电视标准DMB-T高速LDPC译码器VLSI设计
5
作者 王鹏 陈咏恩 《计算机工程与应用》 CSCD 北大核心 2009年第11期77-81,共5页
在我国的数字电视广播地面传输标准DMB-T中,使用了准循环非规则LDPC码作为前向纠错编码。针对此标准中LDPC码的特点,采用修正最小和译码算法,设计了一种半并行结构实时译码器,可实现DMB-T中三种不同码率下的LDPC译码,并有效地实现了硬... 在我国的数字电视广播地面传输标准DMB-T中,使用了准循环非规则LDPC码作为前向纠错编码。针对此标准中LDPC码的特点,采用修正最小和译码算法,设计了一种半并行结构实时译码器,可实现DMB-T中三种不同码率下的LDPC译码,并有效地实现了硬件结构复用。与其他设计方案相比较,减少了RAM块的数量一半以上,全局布线难度也大大降低。整个设计在StratixⅡ FPGA上进行了综合验证。当译码迭代次数为20次时,系统吞吐量可达100Mb/s以上。 展开更多
关键词 低密度奇偶校验码 数字电视广播地面传输标准 修正最小和算法 半并行译码器
在线阅读 下载PDF
非规则低密度奇偶校验码译码器的结构设计和优化
6
作者 陈徐薇 甘小莺 +2 位作者 俞晖 华颖 徐友云 《上海交通大学学报》 EI CAS CSCD 北大核心 2010年第2期149-155,共7页
提出了一种通用的非规则低密度奇偶校验码译码器,可适用于通过单位阵准循环移位扩展构造的任意行重非规则LDPC码.该译码器通过调整译码存储单元的存储内容而节省了一个交织网络.同时,针对处理非规则LDPC码译码过程中由行列重差异所引起... 提出了一种通用的非规则低密度奇偶校验码译码器,可适用于通过单位阵准循环移位扩展构造的任意行重非规则LDPC码.该译码器通过调整译码存储单元的存储内容而节省了一个交织网络.同时,针对处理非规则LDPC码译码过程中由行列重差异所引起的流水冲突,提出了优化的插入空闲等待时钟周期方法以及预处理方法,有效地避免了流水冲突,从而保证了该译码器的高吞吐量以及译码性能. 展开更多
关键词 低密度奇偶校验码 分层修正最小和算法 译码器
在线阅读 下载PDF
结构化LDPC码流水线译码器的仿真与设计
7
作者 怀钰 戴逸民 《计算机仿真》 CSCD 北大核心 2010年第5期309-313,共5页
针对在结构化LDPC码译码器中使用流水线结构,对最小和分层译码算法进行了分析。为进一步提高译码器的性能,提出了一种修正分层最小算法,使得结构化LDPC码的译码器能使用流水线结构来增加系统吞吐量。根据修正算法,设计了一种低复杂度的... 针对在结构化LDPC码译码器中使用流水线结构,对最小和分层译码算法进行了分析。为进一步提高译码器的性能,提出了一种修正分层最小算法,使得结构化LDPC码的译码器能使用流水线结构来增加系统吞吐量。根据修正算法,设计了一种低复杂度的译码器结构,并详细描述了串行校验节点处理器和灵活置换器这两个模块的设计。分析了流水线译码器对处理时延的提高,并仿真了同一码长不同译码算法的性能。仿真结果表明修正算法和最小和译码算法相比,性能上几乎没有损失,由于译码器采用了流水线结构,吞吐量提高了2到3倍,并能灵活的支持各种码长和码率的结构化LDPC码。 展开更多
关键词 低密度奇偶校验码 修正分层最小和算法 译码
在线阅读 下载PDF
非规则LDPC码译码改进算法及其DSP实现 被引量:2
8
作者 陈为刚 殷柳国 陆建华 《清华大学学报(自然科学版)》 EI CAS CSCD 北大核心 2007年第4期555-558,共4页
为了降低非规则低密度奇偶校验(low-density parity-check,LDPC)码译码算法的复杂度,提出一种适合数字信号处理器(digital signal processor,DSP)实现的低运算复杂度、低误码平台译码的改进算法。该算法校验节点的运算采用修正最小和算... 为了降低非规则低密度奇偶校验(low-density parity-check,LDPC)码译码算法的复杂度,提出一种适合数字信号处理器(digital signal processor,DSP)实现的低运算复杂度、低误码平台译码的改进算法。该算法校验节点的运算采用修正最小和算法,外信息的更新采用串行方式,既保持了串行和积算法在有限迭代次数下译码门限低的优点,又降低了节点运算复杂度和误码平台。用定点DSP芯片实现的非规则LDPC码译码器的实测结果表明,该算法能以较低的实现复杂度获得低的误码平台和译码门限。 展开更多
关键词 信道编码 LDPC码 修正最小和算法 数字信号处理器
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部