期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
折叠内插ADC中数字校准电路设计
1
作者 张文莲 《电子制作》 2020年第13期59-61,90,共4页
本文介绍了一种应用于折叠内插ADC中的前台数字预校准技术,该技术可以有效校准折叠内插网络存在各种误差,提高ADC的量化精度。本校准电路通过搜索所有实际过零点与基准点之间的误差,并对误差按照校准步长进行编码,同时引入校准级放大器... 本文介绍了一种应用于折叠内插ADC中的前台数字预校准技术,该技术可以有效校准折叠内插网络存在各种误差,提高ADC的量化精度。本校准电路通过搜索所有实际过零点与基准点之间的误差,并对误差按照校准步长进行编码,同时引入校准级放大器,将数字码代表的误差转化为相应的模拟电流来校准电路失调。仿真结果表明,该设计电路有效校准了过零点偏差(低于0.5LSB),ADC整体的动态性能SNDR提高了16.28dB,有效位ENOB提高了2.72bit,校准效果显著。 展开更多
关键词 折叠内插ADC 前台数字预校准技术 校准级放大电路
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部