DVB-T2(digital video broadcasting-second generation terrestrial)系统采用一种具有C-A-B特殊结构的前导符号用于时频同步。目前,已有的基于前导符号的同步算法仅利用其中C-A与B-A之间的相关性来实现时频同步,而忽略了A内部的共轭对...DVB-T2(digital video broadcasting-second generation terrestrial)系统采用一种具有C-A-B特殊结构的前导符号用于时频同步。目前,已有的基于前导符号的同步算法仅利用其中C-A与B-A之间的相关性来实现时频同步,而忽略了A内部的共轭对称性。基于该共轭对称性质,提出一种新的镜像乘积同步算法,用于实现前导符号的检测与时频同步。通过在AWGN(addictive white Gaussian noise)信道和TU6(typical urban)信道30 km/h移动速度下对所提算法进行蒙特卡洛仿真,并与已有同步算法相比较,结果表明所提算法的检测概率明显提高,时域同步和频域同步的均方误差均明显降低。展开更多
传统的基于自相关的和基于互相关的定时同步算法具有相关峰的旁瓣较宽或对载波频率偏移(carrier frequency offset,CFO)敏感的问题,均无法满足无线自组织通信系统对快速准确的定时同步的需求。针对这一问题,提出了一种新的基于改进互相...传统的基于自相关的和基于互相关的定时同步算法具有相关峰的旁瓣较宽或对载波频率偏移(carrier frequency offset,CFO)敏感的问题,均无法满足无线自组织通信系统对快速准确的定时同步的需求。针对这一问题,提出了一种新的基于改进互相关的定时同步算法,通过将一个长的相关器拆分为两个较短子相关器的乘积,使度量函数的主峰更加尖锐、次峰更低,理论分析了算法的抗频偏性和计算复杂度。对所提算法和传统互相关算法的蒙特卡罗仿真结果表明,在复杂度相当的前提下,所提算法在检测准确率上具有1.1dB的性能增益,且对频偏的鲁棒性较好。展开更多
基于OFDM系统中短训练符号的相关性,对已有分组检测算法加以改进,提出了一种适用于正交频分复用(orthogonal frequency division multiplexing,OFDM)系统的分组检测算法.仿真结果表明,该算法在各种信噪比下均具有良好的检测能力.此外,...基于OFDM系统中短训练符号的相关性,对已有分组检测算法加以改进,提出了一种适用于正交频分复用(orthogonal frequency division multiplexing,OFDM)系统的分组检测算法.仿真结果表明,该算法在各种信噪比下均具有良好的检测能力.此外,对此算法进行了VLSI的优化实现,计算部分的实现方式采用流水线设计的思想,通过优化结构和分时复用内部电路单元,降低了所需电路的面积,提高了系统工作频率.在0.18μmCMOS工艺下,电路可稳定工作在155MHz频率,电路总面积为1034486μm2.展开更多
文摘DVB-T2(digital video broadcasting-second generation terrestrial)系统采用一种具有C-A-B特殊结构的前导符号用于时频同步。目前,已有的基于前导符号的同步算法仅利用其中C-A与B-A之间的相关性来实现时频同步,而忽略了A内部的共轭对称性。基于该共轭对称性质,提出一种新的镜像乘积同步算法,用于实现前导符号的检测与时频同步。通过在AWGN(addictive white Gaussian noise)信道和TU6(typical urban)信道30 km/h移动速度下对所提算法进行蒙特卡洛仿真,并与已有同步算法相比较,结果表明所提算法的检测概率明显提高,时域同步和频域同步的均方误差均明显降低。
文摘传统的基于自相关的和基于互相关的定时同步算法具有相关峰的旁瓣较宽或对载波频率偏移(carrier frequency offset,CFO)敏感的问题,均无法满足无线自组织通信系统对快速准确的定时同步的需求。针对这一问题,提出了一种新的基于改进互相关的定时同步算法,通过将一个长的相关器拆分为两个较短子相关器的乘积,使度量函数的主峰更加尖锐、次峰更低,理论分析了算法的抗频偏性和计算复杂度。对所提算法和传统互相关算法的蒙特卡罗仿真结果表明,在复杂度相当的前提下,所提算法在检测准确率上具有1.1dB的性能增益,且对频偏的鲁棒性较好。
文摘基于OFDM系统中短训练符号的相关性,对已有分组检测算法加以改进,提出了一种适用于正交频分复用(orthogonal frequency division multiplexing,OFDM)系统的分组检测算法.仿真结果表明,该算法在各种信噪比下均具有良好的检测能力.此外,对此算法进行了VLSI的优化实现,计算部分的实现方式采用流水线设计的思想,通过优化结构和分时复用内部电路单元,降低了所需电路的面积,提高了系统工作频率.在0.18μmCMOS工艺下,电路可稳定工作在155MHz频率,电路总面积为1034486μm2.