期刊文献+
共找到15篇文章
< 1 >
每页显示 20 50 100
基于剩余数系统的直接序列扩频多址通信方式及其性能 被引量:1
1
作者 杨列亮 李承恕 《电子学报》 EI CAS CSCD 北大核心 1996年第7期17-22,共6页
本文建议并分析了一种基于剩余数系统的直接序列扩频多址通信方式;利用特征函数方法分析了在信道中存在加性高斯白噪声和多用户干扰情况下系统的差错特性,给出了平均差错概率的表达式;最后通过数值计算结果对建议的扩频通信方式和M... 本文建议并分析了一种基于剩余数系统的直接序列扩频多址通信方式;利用特征函数方法分析了在信道中存在加性高斯白噪声和多用户干扰情况下系统的差错特性,给出了平均差错概率的表达式;最后通过数值计算结果对建议的扩频通信方式和M进制正交码直接序列扩频通信方式在系统结构、差错特性、多址能力等方面进行了比较。 展开更多
关键词 剩余数系统 直接序列扩频 正交码 扩展频谱通信
在线阅读 下载PDF
剩余数系统扩频多址通信系统的性能估计
2
作者 杨列亮 张效文 聂涛 《铁道学报》 EI CAS CSCD 北大核心 1997年第5期70-76,共7页
研究了剩余数系统扩频多址系统在多径Rayleigh慢衰落信道中采用最大比组合分集接收方式时,系统的差错性能。并且同M进制正交码扩频通信系统的差错性能进行了比较。
关键词 剩余数系统 扩频 性能 估计 多址通信系统
在线阅读 下载PDF
基于剩余数系统算法的映射序列扩频通信方式及特性
3
作者 杨列亮 李承恕 《通信学报》 EI CSCD 北大核心 1997年第1期62-67,共6页
本文建议了一种基于剩余数系统的映射序列扩频通信(RNSMS-SSMA)方式。在这种通信方式下,系统中任一用户根据剩余数系统算法选择3个被调制的扩频序列处理成映射序列进行扩频通信,能同时传送多比特信息。
关键词 扩频多址 正交码 剩余数系统 映射序列
在线阅读 下载PDF
剩余数系统{2~n+1,2^(n+1)+1,2~n}符号检测设计与优化
4
作者 吕晓兰 肖明 《电子器件》 CAS 北大核心 2014年第4期613-616,共4页
提出一个新的针对剩余数模集合{2n+1,2n+1+1,2n},快速的符号检测算法。该符号检测系统仅由3个单元组成,一个n位宽度的仅为保留加法器单元,一个n位比较器单元和一个n位前缀加法器单元,其中进位保留加法器和比较器单元是并行的。实验结果... 提出一个新的针对剩余数模集合{2n+1,2n+1+1,2n},快速的符号检测算法。该符号检测系统仅由3个单元组成,一个n位宽度的仅为保留加法器单元,一个n位比较器单元和一个n位前缀加法器单元,其中进位保留加法器和比较器单元是并行的。实验结果表明,相比于其他剩余数符号检测系统,平均速度提高了约36%,面积相对保留约63%。 展开更多
关键词 剩余数系统 符号检测 VLSI 加法器
在线阅读 下载PDF
4模剩余数系统FIR数字滤波器设计
5
作者 吕晓兰 肖明 《电子设计工程》 2014年第12期18-19,22,共3页
基于四模余数系统的FIR滤波器将一个滤波系统分为4个彼此独立,互不影响,并行运算的子滤波通道,消除了各个子运算通道之间的进位链,加快了计算的速度,提高了滤波精度。所有模都具有2n和2n±1的形式,电路完全基于组合逻辑电路来实现... 基于四模余数系统的FIR滤波器将一个滤波系统分为4个彼此独立,互不影响,并行运算的子滤波通道,消除了各个子运算通道之间的进位链,加快了计算的速度,提高了滤波精度。所有模都具有2n和2n±1的形式,电路完全基于组合逻辑电路来实现。结果表明,无论在功耗,速度,实现复杂度等方面,采用余数系统构建的FIR滤波器都优于于传统二进制FIR滤波器。 展开更多
关键词 剩余数系统 FIR滤波器 反向转换器 加法器
在线阅读 下载PDF
后量子签名算法Falcon的剩余数系统FPGA实现研究
6
作者 薛莲 高献伟 田紫珊 《北京电子科技学院学报》 2023年第4期34-41,共8页
作为后量子签名算法Falcon的核心部件,剩余数系统对算法的密钥生成模块中求解NTRU方程有重大意义。本文介绍了RNS的FPGA实现方法,深入研究其剩余数生成、循环群求逆模块以及剩余数还原模块,提出高效的硬件设计思路与结构,采用并行结构... 作为后量子签名算法Falcon的核心部件,剩余数系统对算法的密钥生成模块中求解NTRU方程有重大意义。本文介绍了RNS的FPGA实现方法,深入研究其剩余数生成、循环群求逆模块以及剩余数还原模块,提出高效的硬件设计思路与结构,采用并行结构设计算法主体框架,利用循环迭代进行优化,并在芯片上进行综合,给出算法整体改进方案,实现剩余数系统在六轮升降环中的全部的应用,并进一步提高数据量,完成模数生成模块十轮升降环应用的硬件实现,算法整体使用较少的逻辑资源,并在运算速度上有进一步的提升。 展开更多
关键词 剩余数系统 基于格的后量子签名算法 FPGA
在线阅读 下载PDF
高效剩余数至二进制转换器设计 被引量:1
7
作者 吕晓兰 肖明 《电子设计工程》 2013年第22期129-132,共4页
针对目前剩余数系统所处理数据动态范围较小,而且剩余数至二进制转换器的面积和延迟较大等方面的问题,基于新中国余数定理Ⅱ提出了一个高效并行转换算法,同时给出相应的电路实现。该算法采用模集合{2n-1,2n+1,22n,22n+1-1},可同时处理4... 针对目前剩余数系统所处理数据动态范围较小,而且剩余数至二进制转换器的面积和延迟较大等方面的问题,基于新中国余数定理Ⅱ提出了一个高效并行转换算法,同时给出相应的电路实现。该算法采用模集合{2n-1,2n+1,22n,22n+1-1},可同时处理4个模,处理数的动态范围达到6n+1位。乘法逆元简单,电路完全由基本的加法器构成,硬件实现容易。分析实验结果表明,相比同类模集合反向转换器,文中提出的转换器的面积节省了39.4%,速度提高了47.4%。 展开更多
关键词 剩余数系统 新中国余定理 反向转换器 加法器
在线阅读 下载PDF
基于4模集合{2~n-1,2~n+1,2~n,2^(2n-1)-1}剩余数转换器设计
8
作者 吕晓兰 肖明 《科学技术与工程》 北大核心 2014年第13期195-197,202,共4页
针对剩余数系统需要大动态处理范围的问题,提出了一个新的4基数模集合;并给出了相应的剩余数至二进制数转换算法和硬件实现。该算法采用4基数模集合{2n-1,2n+1,2n,22n-1-1},每个模的形式都具有2n±1的形式,模的动态范围达到5n-1;算... 针对剩余数系统需要大动态处理范围的问题,提出了一个新的4基数模集合;并给出了相应的剩余数至二进制数转换算法和硬件实现。该算法采用4基数模集合{2n-1,2n+1,2n,22n-1-1},每个模的形式都具有2n±1的形式,模的动态范围达到5n-1;算法基于新中国剩余数定理2实现,模集合的乘法逆元全部属于闭合形式,硬件电路完全基于加法器构成。与同类模集合反向转换器相比,提出的转换器电路完全基于加法器构成,明显减小了转换器的电路延迟,有效地提高了集成度。 展开更多
关键词 剩余数系统 剩余至二进制转换器 新中国剩余定理2 加法器
在线阅读 下载PDF
高效的五基数剩余数至二进制数转换器设计 被引量:1
9
作者 陈建文 姚若河 《华南理工大学学报(自然科学版)》 EI CAS CSCD 北大核心 2010年第5期55-60,共6页
针对混合基算法无法同时处理多个模而导致基于此算法的剩余数至二进制数转换器面积和延时较大的问题,提出了一个基于中国余数定理的高效并行的转换算法,并给出了相应的电路实现.该算法采用五基数模集合{2n-1,2n,2n+1,2n+1-1,2n-1-1}同... 针对混合基算法无法同时处理多个模而导致基于此算法的剩余数至二进制数转换器面积和延时较大的问题,提出了一个基于中国余数定理的高效并行的转换算法,并给出了相应的电路实现.该算法采用五基数模集合{2n-1,2n,2n+1,2n+1-1,2n-1-1}同时处理5个模,消除了所有超过动态范围的项,电路完全由加法器构成.实验结果表明,相比同类的转换器,文中的转换器节省了12%的面积,并使计算速度提高了14%. 展开更多
关键词 中国余定理 剩余数系统 剩余至二进制转换器 加法器
在线阅读 下载PDF
4基数模集合反向转换器的设计
10
作者 吕晓兰 姚若河 《华南理工大学学报(自然科学版)》 EI CAS CSCD 北大核心 2012年第9期93-96,103,共5页
针对大动态范围剩余数系统,给出了一个新的4基数模集合{2n-1,22n+1,2n+1,2n-1},基于新中国余数定理1实现了该模集合的剩余数至二进制的高效并行转换算法,并给出相应的转换器电路实现.与同类模集合反向转换器相比,文中提出的转换器电路... 针对大动态范围剩余数系统,给出了一个新的4基数模集合{2n-1,22n+1,2n+1,2n-1},基于新中国余数定理1实现了该模集合的剩余数至二进制的高效并行转换算法,并给出相应的转换器电路实现.与同类模集合反向转换器相比,文中提出的转换器电路完全由加法器构成,大大降低了对硬件电路的要求,明显减小了转换器的面积和电路延迟,提高了转换效率. 展开更多
关键词 反向转换器 加法器 剩余数系统 新中国余定理
在线阅读 下载PDF
简化的模(2^n-1)乘运算算法及其VLSI结构 被引量:1
11
作者 熊承义 高志荣 +1 位作者 田金文 柳健 《微电子学》 CAS CSCD 北大核心 2005年第5期486-488,492,共4页
文章提出了一种有效的模(2n-1)余数乘法器实现的算法及其VLSI结构,其输入为通常的二进制表示,因此无需另外的输入数据转换电路即可用于数字信号处理。通过利用模(2n-1)运算的周期性,简化其乘积项,并重组求和项优化结构,以减少路径延时... 文章提出了一种有效的模(2n-1)余数乘法器实现的算法及其VLSI结构,其输入为通常的二进制表示,因此无需另外的输入数据转换电路即可用于数字信号处理。通过利用模(2n-1)运算的周期性,简化其乘积项,并重组求和项优化结构,以减少路径延时和硬件复杂度。较之同类设计,该结构更加规则,且具有更好的面积和速度性能。 展开更多
关键词 剩余数系统 模(2^n-1)乘法器 周期性 VLSI
在线阅读 下载PDF
一种具有溢出检测功能的容错乘法器
12
作者 方春旭 王琰 丁嘉种 《北方交通大学学报》 CSCD 北大核心 1996年第6期676-680,共5页
将剩余数系统算术和冗余二进制表示算术相结合,提出了一种并行实现乘法器的算法,这种算法不仅具有溢出检测功能,而且具有容错能力.另外,该算法是一种相互独立模块结构。
关键词 剩余数系统 冗余二进制表示 容错 溢出 乘法器
在线阅读 下载PDF
Quality-Oriented Facade Systems: Technical Data Referred to Maintenance Phase and Residual Value 被引量:1
13
作者 Rachele Perego 《Journal of Civil Engineering and Architecture》 2014年第12期1506-1517,共12页
Nowadays, clients require solutions that are efficient during the service life as a whole. In this view, maintenance has functional value and greatly contributes to increasing quality in environments. With reference t... Nowadays, clients require solutions that are efficient during the service life as a whole. In this view, maintenance has functional value and greatly contributes to increasing quality in environments. With reference to maintenance phase and residual value of building products upon dismantling, the present manuscript investigates a set of technological packages of quality and technical value referred to two alternative facade systems available for recovery actions on Italian council buildings--the ETICS (external thermal insulation composite system) and the external cladding system--complying with one thermal-insulation strategy, but different in terms of service life duration. Preservation of technical value and value increases are strictly related to maintenance quality and efficiency. Volume of investments in maintenance is not the only parameter to be considered to assess facade-system-management quality. Time-accurate economic assessment requires the entity to be related to periodical checks on performance quality in the building system and in its parts. Effective technical data to draw up consistent estimates and appraisals are rarely available in literature. With all that stated above, the present manuscript aims at introducing technical data related to drawing up reliable cost estimates and effective appraisals in terms of economics, quality and environmental sustainability. Conclusions will be drawn from the end of the manuscript. 展开更多
关键词 Facade system service life maintenance services residual value future cost estimate QUALITY sustainability.
在线阅读 下载PDF
基于Zynq平台的BFV全同态加密算法高效实现
14
作者 杨亚涛 曹景沛 +1 位作者 陈亮宇 王伟 《通信学报》 EI 2024年第9期192-205,共14页
针对BFV全同态加密算法,在Zynq平台上设计了一种高效实现方案。该方案结合负包裹卷积与数论变换(NTT)算法,优化并加速了多项式乘法的过程。同时采用流水线设计思想和并行化硬件电路架构,加速BFV算法的RNS实现。系统采用AXI-DMA传输机制... 针对BFV全同态加密算法,在Zynq平台上设计了一种高效实现方案。该方案结合负包裹卷积与数论变换(NTT)算法,优化并加速了多项式乘法的过程。同时采用流水线设计思想和并行化硬件电路架构,加速BFV算法的RNS实现。系统采用AXI-DMA传输机制高效地实现了ARM和FPGA之间数据传输。在Zynq Ultra‐Scale+MPSoC ZCU102平台上测试,系统在200 MHz时钟频率下,执行一次同态加法的平均耗时为0.024 ms;执行一次同态乘法的平均耗时为5.779 ms,其中包括0.874 ms的密文传输时间。与SEAL库和OpenFHE库的实现相比,所提方案的同态加法实现了4.63倍和6.79倍的效率提升,同态乘法实现了4.43倍和2.95倍的效率提升,这为全同态加密算法的实际工程实现提供了重要参考。 展开更多
关键词 全同态加密 BFV算法 剩余数系统 论变换 硬件实现
在线阅读 下载PDF
一种规整高效的缩1码模2^n+1乘法器的VLSI设计 被引量:1
15
作者 王文瑞 《通信技术》 2010年第12期167-170,173,共5页
针对目前缩1码模2n+1乘法器的优缺点,设计出一个有效的缩1码模2n+1乘法器。该模乘法器是由改进的基-4 Booth编码模块、规整的缩1码进位保留加法器树以及缩1码模加法器构成,部分积的个数减少到n/2+2个,具有统一的编码电路,简单的校正项... 针对目前缩1码模2n+1乘法器的优缺点,设计出一个有效的缩1码模2n+1乘法器。该模乘法器是由改进的基-4 Booth编码模块、规整的缩1码进位保留加法器树以及缩1码模加法器构成,部分积的个数减少到n/2+2个,具有统一的编码电路,简单的校正项生成电路,较快的计算速度,尤其是能够处理操作数和结果为0的情况,实现了操作数的全输入。比较结果表明,该模乘法器在同类型模乘法器中以最少的面积获得了更快的速度。 展开更多
关键词 缩1码 模乘法器 VLSI 剩余数系统 费马变换
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部