期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
嵌入式可编程存储器设计中的“选择性寄存”方法 被引量:3
1
作者 蔡刚 杨海钢 《电子与信息学报》 EI CSCD 北大核心 2009年第11期2762-2766,共5页
该文提出一种"选择性寄存"的方法用于解决同步双端口存储器IP同时对同一地址进行读写操作时造成的读出数据丢失的问题。利用该方法,通过使用同步双端口存储器IP和标准单元来设计嵌入式可编程存储器,可减小设计的复杂度、增强... 该文提出一种"选择性寄存"的方法用于解决同步双端口存储器IP同时对同一地址进行读写操作时造成的读出数据丢失的问题。利用该方法,通过使用同步双端口存储器IP和标准单元来设计嵌入式可编程存储器,可减小设计的复杂度、增强设计的可移植性,从而大大缩短嵌入式可编程存储器的开发周期。该文设计的嵌入式可编程存储器采用SMIC 0.18 μm 1P6M CMOS工艺流片。测试结果表明,与相近工艺尺寸、相同存储容量的全定制嵌入式可编程存储器相比,它们在功能上兼容,在性能上相当。 展开更多
关键词 嵌入式可编程存储器 选择性寄存 存储器IP 标准单元
在线阅读 下载PDF
嵌入式可编程存储器中的字宽配置实现
2
作者 蔡刚 杨海钢 《中国科学院研究生院学报》 CAS CSCD 北大核心 2009年第4期563-568,共6页
提出了一种利用同步双端口存储器IP和标准单元来实现嵌入式可编程存储器中的字宽配置的方案以降低设计的复杂性,提高设计效率.通过寄存输出控制信号来优化嵌入式可编程存储器混合宽度配置的实现结构以增强读出数据的稳定性.对比试验表明... 提出了一种利用同步双端口存储器IP和标准单元来实现嵌入式可编程存储器中的字宽配置的方案以降低设计的复杂性,提高设计效率.通过寄存输出控制信号来优化嵌入式可编程存储器混合宽度配置的实现结构以增强读出数据的稳定性.对比试验表明,优化后的结构还有利于提高复杂实现电路的性能.该优化结构的嵌入式可编程存储器已在SMIC 0.18μm 1P6M CMOS工艺线上流片.测试结果表明,其读出数据具有良好的稳定性,在读出时间方面与相近工艺、相同存储容量的采用全定制方法设计的商用嵌入式可编程存储器相当. 展开更多
关键词 嵌入式可编程存储器 字宽配置 存储器IP 标准单元
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部