期刊文献+
共找到8篇文章
< 1 >
每页显示 20 50 100
改进的电阻型DAC数字校准算法
1
作者 任凤霞 梁思思 +3 位作者 王佳琪 陈旻琪 张一圣 万书芹 《固体电子学研究与进展》 CAS 2024年第4期319-324,共6页
设计了一款用数字校准算法实现的改进的电阻型数模转换器(Digital-to-analog converter, DAC)。首先,增加数字校准算法电路提高DAC的精度,校准算法将输入数据分为高中低三部分进行不同编码,高位采用温度计编码方式,中位采用分数编码方式... 设计了一款用数字校准算法实现的改进的电阻型数模转换器(Digital-to-analog converter, DAC)。首先,增加数字校准算法电路提高DAC的精度,校准算法将输入数据分为高中低三部分进行不同编码,高位采用温度计编码方式,中位采用分数编码方式,低位采用二进制编码方式,并对高位和中位分别进行校准运算;然后根据算法分析设计电路,同时为了节省面积,算法结构采用分时复用加法器的结构;最终将校准算法模块应用于数字校准电路和模拟电路相结合的电阻型DAC中。基于0.5μm BCD工艺进行流片,实际测试结果表明,所设计的改进的电阻型DAC满足16位的分辨率、积分非线性小于±1 LSB和微分非线性小于±1 LSB的性能指标要求。 展开更多
关键词 数字校准算法 改进 电阻型DAC 分辨率
在线阅读 下载PDF
流水线ADC的一种数字校准算法与实现结构 被引量:1
2
作者 戴澜 周玉梅 +1 位作者 胡晓宇 蒋见花 《微电子学》 CAS CSCD 北大核心 2008年第2期170-173,共4页
校准是实现高精度高速度流水线A/D转换器的关键技术之一。对流水线A/D转换器进行了分析;对一种通过注入比较器阈值电平作为测试信号,以转换曲线跳变点高度的变化来得到新权重的数字校准算法进行研究;提出了一种数字校准算法实现方案。... 校准是实现高精度高速度流水线A/D转换器的关键技术之一。对流水线A/D转换器进行了分析;对一种通过注入比较器阈值电平作为测试信号,以转换曲线跳变点高度的变化来得到新权重的数字校准算法进行研究;提出了一种数字校准算法实现方案。仿真结果表明:这种数字校准算法可以满足高速高精度A/D转换器的性能要求。 展开更多
关键词 A/D转换器 数字校准算法 电容失配 失调
在线阅读 下载PDF
一种用于随机快闪A/D转换器的数字校准算法 被引量:1
3
作者 於昌虎 张章 +2 位作者 吴楚彬 杨依忠 解光军 《微电子学》 CAS CSCD 北大核心 2013年第6期756-759,共4页
随机快闪A/D转换器(SF-ADC)的传输函数满足正态分布曲线,线性度较差。对该类型ADC的数字后台校准算法进行研究,提出一种新的校准算法。该算法通过分段逼近结合反函数的方法来校准传输函数的非线性谐波误差,大幅提高了ADC的输入信号范围... 随机快闪A/D转换器(SF-ADC)的传输函数满足正态分布曲线,线性度较差。对该类型ADC的数字后台校准算法进行研究,提出一种新的校准算法。该算法通过分段逼近结合反函数的方法来校准传输函数的非线性谐波误差,大幅提高了ADC的输入信号范围,从而提高了ADC的信噪比。采用Matlab和Modelsim仿真软件对该算法进行仿真验证,结果显示,提出的校准算法使ADC的输入信号范围拓宽到理论上的最大值(-3σ~+3σ),信噪比达到42.54dB。 展开更多
关键词 随机快闪模数转换器 数字校准算法 正态分布
在线阅读 下载PDF
一种改进的高速高精度ADC数字校准算法
4
作者 青山 李广军 李儒章 《微电子学》 CAS CSCD 北大核心 2014年第1期118-122,共5页
提出一种能快速收敛并具有鲁棒性的流水线模数转换器(ADC)数字校准方法。设计的ADC采用12级1.5位/级MDAC和一个6位高精度SAR ADC的结构。采用Altera FPGA,对该算法进行了验证。结果表明,用该方法校准的A/D转换器,在90.55MHz输入频率下,S... 提出一种能快速收敛并具有鲁棒性的流水线模数转换器(ADC)数字校准方法。设计的ADC采用12级1.5位/级MDAC和一个6位高精度SAR ADC的结构。采用Altera FPGA,对该算法进行了验证。结果表明,用该方法校准的A/D转换器,在90.55MHz输入频率下,SNDR可达到84dB,DNL为-0.59/0.28LSB,INL为-0.59/0.34LSB。 展开更多
关键词 A D转换器 数字校准算法 盲均衡
在线阅读 下载PDF
应用于14bit逐次逼近型ADC的前台数字校准算法 被引量:1
5
作者 赵越超 张理振 刘海涛 《电子与封装》 2022年第10期31-35,共5页
介绍了一种应用于14bit逐次逼近型模数转换器(SARADC)的前台数字校准算法。为了减少面积并提高匹配精度,采用了电容阵列式的数模转换器(DAC)架构;为了提高ADC的信噪比,采用了差分输入的结构;而针对电容阵列中电容失配对ADC性能的影响,... 介绍了一种应用于14bit逐次逼近型模数转换器(SARADC)的前台数字校准算法。为了减少面积并提高匹配精度,采用了电容阵列式的数模转换器(DAC)架构;为了提高ADC的信噪比,采用了差分输入的结构;而针对电容阵列中电容失配对ADC性能的影响,提出了一种可存储、可对电容误差进行纠正的前台数字算法。使用接近理想的DAC阵列对失配较大的电容阵列进行误差纠正迭代,并通过1024次的累加迭代消除了噪声,得到了真实的电容权重。在校准之后,信噪失真比(SNDR)达到了82.4dB,无杂散动态范围(SFDR)达到了93.0dB。 展开更多
关键词 逐次逼近型模数转换器 前台数字校准算法 电容失配 全差分 分段电容数模转换器
在线阅读 下载PDF
一种差分结构SAR ADC的数字校准算法
6
作者 李旭军 龙睿 +1 位作者 朱朝峰 邓欢 《中国集成电路》 2022年第10期25-31,65,共8页
介绍了一种适用于差分结构逐次逼近型模数转换器(SAR ADC)的数字校准算法,并在MATLAB平台上搭建了16位SAR ADC的行为级模型对其进行验证。设计的主DAC采用两段式加差分结构电容阵列,从而大幅度缩小了电路面积。在自校准算法的基础上,提... 介绍了一种适用于差分结构逐次逼近型模数转换器(SAR ADC)的数字校准算法,并在MATLAB平台上搭建了16位SAR ADC的行为级模型对其进行验证。设计的主DAC采用两段式加差分结构电容阵列,从而大幅度缩小了电路面积。在自校准算法的基础上,提出了一种高精度校准DAC的设计方法,此方法可以量化出极小的误差电压,并具备差分结构的校准功能。经电路验证,校准DAC的量程能达到-6.97mV~6.97mV,精度能达到27.4uV,最终的测试结果表明,ADC的有效位可达到14.92位。 展开更多
关键词 逐次逼近型模数转换器 分段电容 差分结构 数字校准算法
在线阅读 下载PDF
用于流水线A/D转换器的改进型数字自校准算法
7
作者 钱黎明 姚建楠 +1 位作者 吴金 李冰 《微电子学》 CAS CSCD 北大核心 2009年第1期111-115,共5页
数字自校准算法在高精度流水线ADC中应用越来越广泛。目前,基于数字自校准算法的流水线ADC的结构一般都是1.5位/级。基于对各种结构优缺点的分析,选择在芯片功耗和面积方面有很强优势的2位/级结构,并设计了一种符合这种结构的改进型数... 数字自校准算法在高精度流水线ADC中应用越来越广泛。目前,基于数字自校准算法的流水线ADC的结构一般都是1.5位/级。基于对各种结构优缺点的分析,选择在芯片功耗和面积方面有很强优势的2位/级结构,并设计了一种符合这种结构的改进型数字自校准算法。这种改进算法解决了目前数字自校准算法中校准参数不准确的问题,使校准输出后的数据准确度更高。实验结果表明,该改进型数字自校准算法使系统的线性度有了很大的提升。 展开更多
关键词 流水线A/D转换器 数字校准算法 2位/级结构 线性度
在线阅读 下载PDF
一种带数字自校准的SAR ADC设计
8
作者 戴澜 林璐 《北方工业大学学报》 2017年第5期27-31,86,共6页
本文设计了一款基于SMIC 0.18μm混合信号CMOS工艺的14-bit数字自校准模数转换器.主DAC(MDAC)分三段式结构,将电容阵列分成高6位、中4位和低4位的结构.校准算法是采用数字电路实现,利用一定时序获取每一位电容对应的误差电压并将其转化... 本文设计了一款基于SMIC 0.18μm混合信号CMOS工艺的14-bit数字自校准模数转换器.主DAC(MDAC)分三段式结构,将电容阵列分成高6位、中4位和低4位的结构.校准算法是采用数字电路实现,利用一定时序获取每一位电容对应的误差电压并将其转化为相应的数字码值.在正常的ADC转换阶段,将上述数字码值补偿到相应的主DAC上,从而达到了校准的目的,提高了DAC的线性度.电路设计基于Cadence平台进行仿真验证,仿真结果表明,在1.8V电压下,能够有效校准电容阵列的失配,ADC校准后有效位数达到13.4998bit. 展开更多
关键词 SAR 模数转换器 数字校准算法
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部