为了提高大规模集成电路可测性设计(Design For Test,DFT)的故障覆盖率,减少测试时间,通过分析自我测试(Self-Testing Using MISR and Parallel SRSG,STUMPS)方法中的测试机制,找出了其测试效果不理想的原因,提出了改进型的大规模集成...为了提高大规模集成电路可测性设计(Design For Test,DFT)的故障覆盖率,减少测试时间,通过分析自我测试(Self-Testing Using MISR and Parallel SRSG,STUMPS)方法中的测试机制,找出了其测试效果不理想的原因,提出了改进型的大规模集成电路的测试方法,用C语言编写了故障模拟程序,并且在ISCAS’85标准测试电路上进行了验证。展开更多
文摘为了提高大规模集成电路可测性设计(Design For Test,DFT)的故障覆盖率,减少测试时间,通过分析自我测试(Self-Testing Using MISR and Parallel SRSG,STUMPS)方法中的测试机制,找出了其测试效果不理想的原因,提出了改进型的大规模集成电路的测试方法,用C语言编写了故障模拟程序,并且在ISCAS’85标准测试电路上进行了验证。
基金国家自然科学基金重大项目(the Grand National Natural Science Foundation of China under Grant No.90407008)国家自然科学基金重点项目(the Key National Natural Science Foundation of China Under Grant No.60633060)安徽省自然科学基金(the Natural Science Foundation of Anhui Province of China under Grant No.050420103)