-
题名高速采样信号数字内插理论与正弦内插算法研究
被引量:24
- 1
-
-
作者
林茂六
尹宝智
刘治宇
-
机构
哈尔滨工业大学电子与通信工程系
深圳市工业学校
-
出处
《电子学报》
EI
CAS
CSCD
北大核心
2000年第12期8-10,共3页
-
基金
国家自然科学基金!(No .69872 0 2 1 )
深圳市华为公司科技基金
-
文摘
高速宽带数字化示波器在高扫速工作时 ,仅能采集信号的的少数样点 .为了看清信号的全貌和精确测量其参数 ,必须在每两个样点之间进行插值 (波形重构 ) .本文从数字信号处理角度 ,研究了高速采样信号数字内插理论、插值滤波器结构、正弦内插算法 .最后给出了计算机仿真的实例及其误差 .
-
关键词
高速采样
数字内插
正弦内插算法
仿真
-
Keywords
high speed sampling
interpolation theory
sinc interpolation algorithm
simulation
-
分类号
TN911.7
[电子电信—通信与信息系统]
-
-
题名正弦内插算法的FPGA实现
被引量:6
- 2
-
-
作者
张海潮
王勇
邱攀攀
-
机构
四川大学电子信息学院
-
出处
《河南大学学报(自然科学版)》
CAS
北大核心
2014年第1期94-98,共5页
-
文摘
在设计实现数字存储示波器的过程当中,数字内插技术已经成为必须要掌握的重要技术之一.根据示波器的性能指标有效存储带宽,设计了一种基于正弦内插算法的数字内插方法.该数字内插方法中所有模块均利用Verilog语言在Altera的FPGA芯片EP3C25E144C8上得到了实现和验证.该正弦内插算法中增采样的实现不同于传统方法中的补零法,而是采用数据保持的方法.介绍了正弦内插算法的详细推导、插值核的优化方法以及FPGA的具体实现,最后给出了整个设计分别在Matlab和ModelSim-Altera 6.6d下的仿真结果.
-
关键词
正弦内插算法
数字存储示波器
FPGA
VERILOG
HDL
-
Keywords
sinc interpolation algorithm
digital storage oscilloscope
FPGA
Verilog HDL
-
分类号
TN713
[电子电信—电路与系统]
-
-
题名便携式虚拟示波器分析与设计
- 3
-
-
作者
梁东莺
姚红梅
-
机构
深圳信息职业技术学院信息中心
-
出处
《深圳信息职业技术学院学报》
2007年第4期50-52,共3页
-
文摘
通过以某虚拟便携式示波器为例。这是设计了一种基于USB接口,集控制、驱动、显示为一体的便携式虚拟示波器.并介绍了虚拟示波器的工作原理和软、硬件接口电路,同时通过PC平台来实现部分功能。讨论了示波器的波型显示方法,最后给出了正弦内插显示算法。
-
关键词
正弦内插算法
示波器
-
Keywords
sine interpolation algorithm
Oscilloscope
-
分类号
TN87
[电子电信—信息与通信工程]
-