期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
低功耗测试矢量生成技术的研究
1
作者 徐桂娟 郜明 《电子设计工程》 2012年第1期101-103,共3页
在集成电路内建自测试的过程中,电路的测试功耗通常显著高于正常模式产生的功耗,因此低功耗内建自测试技术已成为当前的一个研究热点。为了减少被测电路内部节点的开关翻转活动率,研究了一种随机单输入跳变(Random Single Input Change,... 在集成电路内建自测试的过程中,电路的测试功耗通常显著高于正常模式产生的功耗,因此低功耗内建自测试技术已成为当前的一个研究热点。为了减少被测电路内部节点的开关翻转活动率,研究了一种随机单输入跳变(Random Single Input Change,RSIC)测试向量生成器的设计方案,利用VHDL语言描述了内建自测试结构中的测试向量生成模块,进行了计算机模拟仿真并用FPGA(EP1C6Q240C8)加以硬件实现。实验结果证实了这种内建自测试原理电路的正确性和有效性。 展开更多
关键词 低功耗测试 随机单输入跳变 测试矢量生成器 翻转活动率
在线阅读 下载PDF
基于计数器的随机单输入跳变测试序列生成
2
作者 梁蓓 杨健 王义 《微型机与应用》 2010年第14期82-84,共3页
分析了CMOS逻辑电路的功耗来源,对低功耗内建自测试技术进行了研究。为了减少被测电路内部节点的开关翻转活动率,提高测试向量之间的相关性,研究了随机单输入跳变测试生成序列,可以在不损失故障覆盖率的前提下,降低被测电路的开关翻转... 分析了CMOS逻辑电路的功耗来源,对低功耗内建自测试技术进行了研究。为了减少被测电路内部节点的开关翻转活动率,提高测试向量之间的相关性,研究了随机单输入跳变测试生成序列,可以在不损失故障覆盖率的前提下,降低被测电路的开关翻转活动率,实现测试期间的低功耗,特别适合于数字集成电路的内建自测试。 展开更多
关键词 集成电路测试 内建自测试 测试矢量生成器 低功耗测试 矢量跳变
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部