期刊文献+
共找到12篇文章
< 1 >
每页显示 20 50 100
基于硬件复用的RS编码与译码体系结构 被引量:1
1
作者 潘红兵 席泽敏 谭思炜 《海军工程大学学报》 CAS 北大核心 2014年第5期88-91,共4页
基于FPGA可重复配置原理,提出了一种硬件复用的RS码编码译码体系结构,用以解决传统RS码编译码器实现方式硬件资源消耗量大的问题。该编译码器中的可重构计算模块可根据配置信息改变逻辑电路结构,满足编码和译码过程中不同算法的计算需... 基于FPGA可重复配置原理,提出了一种硬件复用的RS码编码译码体系结构,用以解决传统RS码编译码器实现方式硬件资源消耗量大的问题。该编译码器中的可重构计算模块可根据配置信息改变逻辑电路结构,满足编码和译码过程中不同算法的计算需要。最后,采用VHDL实现了以上编译码器,并在Quartus II中进行了综合验证。结果表明:该编译码器能满足多种纠错能力的RS码编译码,通过硬件复用技术可提高硬件资源利用效率。 展开更多
关键词 硬件复用 FPGA RS编译码器
在线阅读 下载PDF
基于软硬件复用的柴油机控制策略研究
2
作者 韦雄 冒晓建 +2 位作者 肖文雍 祝轲卿 卓斌 《农业机械学报》 EI CAS CSCD 北大核心 2011年第9期40-44,共5页
对怠速微调(ISA)、额外动力输出(PTO)和巡航(CCS)功能进行了可复用分析;基于软、硬件复用设计了相应的控制算法,成功地在GD电控柴油机上实现了ISA、PTO和CCS控制功能;通过硬件在环仿真和整车道路实验,对控制算法进行了验证。实验结果表... 对怠速微调(ISA)、额外动力输出(PTO)和巡航(CCS)功能进行了可复用分析;基于软、硬件复用设计了相应的控制算法,成功地在GD电控柴油机上实现了ISA、PTO和CCS控制功能;通过硬件在环仿真和整车道路实验,对控制算法进行了验证。实验结果表明I,SA、PTO和CCS功能互不干扰,控制效果理想。采用该方法,有效节省了ECU的软硬件资源,减少了开发中的重复劳动,降低了系统成本,从而提高了产品对市场的适应能力。 展开更多
关键词 柴油机 电控 控制策略 硬件复用
在线阅读 下载PDF
适合硬件实现的运动估计方法及其VLSI实现 被引量:1
3
作者 宋锐 赵波 肖嵩 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2006年第2期257-261,共5页
根据视频编码器硬件实现的需求,给出了一种新的近似金字塔运动估计算法,通过对搜索窗中的匹配位置进行金字塔抽样,减少了每一层的搜索运算量.在此基础上,在最后一层的整像素搜索中,直接进行小块的匹配计算,去除了MPEG-4和H.264中宏块运... 根据视频编码器硬件实现的需求,给出了一种新的近似金字塔运动估计算法,通过对搜索窗中的匹配位置进行金字塔抽样,减少了每一层的搜索运算量.在此基础上,在最后一层的整像素搜索中,直接进行小块的匹配计算,去除了MPEG-4和H.264中宏块运动估计之后对8×8或4×4小块估计的冗余计算.在硬件实现中改进了数据流的输入方式,利用类全搜索估计中数据流的规则性提高了运算的并行度.位置抽样后的搜索中每一层的实现有很强的相似性,通过复用硬件结构大大节省了硬件资源.在MPEG-4 SP编码器上的测试说明,这种方法的PSNR值相对于全搜索平均只有0.02 dB的损失,但它的运算量只有全搜索的7%,占用的硬件资源仅为全搜索的1/4,并且可满足实时性的需求. 展开更多
关键词 运动估计 新金字塔算法 硬件复用 实时处理
在线阅读 下载PDF
应用斩波的两步式增量型Sigma-Delta ADC
4
作者 邢子初 卢宏斌 +3 位作者 汪家奇 李兆涵 刘国文 申人升 《微处理机》 2025年第1期6-11,共6页
为满足ADC在高精度转换和多路复用场景下的应用需求,提出一种应用斩波的两步式增量型Sigma-Delta ADC电路。该设计通过硬件复用增加转换阶段来量化残余电压以消除量化噪声,并在两个转换阶段的第一级积分器上应用斩波稳定技术降低运放失... 为满足ADC在高精度转换和多路复用场景下的应用需求,提出一种应用斩波的两步式增量型Sigma-Delta ADC电路。该设计通过硬件复用增加转换阶段来量化残余电压以消除量化噪声,并在两个转换阶段的第一级积分器上应用斩波稳定技术降低运放失调电压的影响。仿真结果表明,在1kHz信号带宽、1.8V供电、输入归一化幅值为0.6的正弦波条件下,该ADC可实现103.6dB的信噪比,有效位数达到16.92位,适用于多传感器复用和高精度转换应用场景。 展开更多
关键词 增量型ADC 硬件复用 两步式 斩波稳定技术
在线阅读 下载PDF
面向物联网领域的低成本ECC密码处理器设计 被引量:1
5
作者 马敬万 曲英杰 《现代电子技术》 北大核心 2024年第18期95-100,共6页
为了保障物联网设备的隐私和安全,同时更好地满足其资源受限的特性,采用椭圆曲线密码(ECC)算法方案,通过优化底层算法和电路结构,设计了基于加法器的低成本架构的点乘硬件电路。采用硬件复用技术来减少资源消耗,每个模运算电路只用一个... 为了保障物联网设备的隐私和安全,同时更好地满足其资源受限的特性,采用椭圆曲线密码(ECC)算法方案,通过优化底层算法和电路结构,设计了基于加法器的低成本架构的点乘硬件电路。采用硬件复用技术来减少资源消耗,每个模运算电路只用一个超前进位加法器;优化模运算算子调度,改进电路结构,点运算只使用两个模加减模块、一个模逆模块和一个模乘模块设计实现。在Xilinx公司XCZU3CG-SFVC784-1-E的FPGA平台上进行分析,该点乘电路共使用了8927个CLB LUTs,7789个CLB Registers,电路总功耗为0.371W,工作频率可达247.3 MHz,对比其他架构,处理器硬件资源节省了39.10%~72.44%。 展开更多
关键词 物联网 椭圆曲线密码 密码处理器 模运算 硬件复用 FPGA
在线阅读 下载PDF
分组密码算法SM4的低复杂度实现 被引量:22
6
作者 王晨光 乔树山 黑勇 《计算机工程》 CAS CSCD 2013年第7期177-180,共4页
针对分组密码算法SM4中加解密算法与密钥扩展算法的相似性,提出一种将加解密模块与密钥扩展模块复用的基本架构,通过对具体实现结构的分析与选择,使控制逻辑复杂度、复用模块复杂度以及系统吞吐量之间得到权衡。基于该架构设计SM4加解... 针对分组密码算法SM4中加解密算法与密钥扩展算法的相似性,提出一种将加解密模块与密钥扩展模块复用的基本架构,通过对具体实现结构的分析与选择,使控制逻辑复杂度、复用模块复杂度以及系统吞吐量之间得到权衡。基于该架构设计SM4加解密IP核,在现场可编程门阵列上占用的资源仅为传统设计的55%,基于SMIC 0.18μm数字CMOS工艺的综合结果显示,仅用0.079 mm2即可实现100 Mb/s的数据吞吐量。实验结果表明,该结构可以有效地降低SM4算法的实现复杂度。 展开更多
关键词 SM4算法 分组密码算法 低复杂度 硬件复用 现场可编程门阵列 特定用途集成电路实现
在线阅读 下载PDF
一种用于18位∑△A/D变换器的低通数字滤波器设计
7
作者 王晓悦 李天望 洪志良 《固体电子学研究与进展》 CAS CSCD 北大核心 1998年第3期225-231,共7页
介绍了一种可用于语声信号处理的高性能EllipticBireciprocal结构低通波数字滤波器实现的集成设计方法。充分利用先进半导体工艺的速度,采用硬件复用技术,整个电路的所有运算分化为单步的加减在一带超前进位链的ALU单元上分时进行,... 介绍了一种可用于语声信号处理的高性能EllipticBireciprocal结构低通波数字滤波器实现的集成设计方法。充分利用先进半导体工艺的速度,采用硬件复用技术,整个电路的所有运算分化为单步的加减在一带超前进位链的ALU单元上分时进行,由此节省硬件耗费。该滤波器在时域及频域上的性能已在C模拟器上经过验证,能够达到纹波系数小于0.00007dB,阻带衰减大于112dB。 展开更多
关键词 波数字滤波器 硬件复用 ALU 变换器 设计
在线阅读 下载PDF
基于G.726的语音无线采集芯片发射机基带电路设计 被引量:3
8
作者 张昕源 高绍全 +1 位作者 姜汉钧 王志华 《微电子学与计算机》 CSCD 北大核心 2018年第1期31-35,40,共6页
针对语音信号无线采集应用,设计了语音无线采集专用系统芯片(SoC)的发射机基带电路,包括基于G.726算法的语音压缩编码电路和高能效的自定义协议通信成帧、调制与控制电路.语音压缩编码电路采用硬件复用、正则有符号数(CSD)编码等技术有... 针对语音信号无线采集应用,设计了语音无线采集专用系统芯片(SoC)的发射机基带电路,包括基于G.726算法的语音压缩编码电路和高能效的自定义协议通信成帧、调制与控制电路.语音压缩编码电路采用硬件复用、正则有符号数(CSD)编码等技术有效减小了芯片面积,通信控制电路采用休眠控制技术降低整体发射能耗.经客观音质评价算法(PESQ)验证,语音编码电路的客观平均意见值(MOS)评分在4.0分以上,满足应用需求.所设计的语音无线采集发射机基带电路采用UMC 0.18μm CMOS工艺实现,该部分电路面积为0.83mm^2.目前该电路已经在整个SoC芯片中流片. 展开更多
关键词 G.726算法 语音编码 自定义协议 硬件复用 PESQ 休眠控制
在线阅读 下载PDF
一种低功耗扩展计数型模数变换器设计 被引量:1
9
作者 陈宏雷 伍冬 +1 位作者 沈延钊 许军 《固体电子学研究与进展》 CAS CSCD 北大核心 2012年第4期386-391,共6页
扩展计数型模数变换器(ADC)结合了ΣΔ调制器高精度和Nyquist速率ADC速度相对较快的优点,因而获得了广泛的重视。设计了一种13bit的扩展计数型ADC,设计中采用了1.5bit量化技术和硬件复用技术,其中,1.5bit量化技术降低了系统对比较器精... 扩展计数型模数变换器(ADC)结合了ΣΔ调制器高精度和Nyquist速率ADC速度相对较快的优点,因而获得了广泛的重视。设计了一种13bit的扩展计数型ADC,设计中采用了1.5bit量化技术和硬件复用技术,其中,1.5bit量化技术降低了系统对比较器精度的要求,因而可使用动态比较器来降低系统的功耗。硬件复用技术利用了扩展计数型ADC两步变换分时操作的特点,采用同一套模拟器件实现了两个变换过程,既降低了系统功耗,又减小了核心电路的面积。上述设计采用0.18μm CMOS混合信号工艺流片验证,芯片核心部分的面积只有0.06mm2。测试结果表明该ADC的有效位数(ENOB)为10.6bit,在19.5ks/s的转换频率下功耗只有115μW。 展开更多
关键词 扩展计数型模数变换 ΣΔ调制器 硬件复用
在线阅读 下载PDF
移动平台Android操作系统虚拟化技术的实现 被引量:10
10
作者 刘博文 顾乃杰 +1 位作者 谷德贺 苏俊杰 《计算机工程与应用》 CSCD 北大核心 2017年第14期32-38,共7页
虚拟化技术的研究正逐渐从服务器端转向移动智能设备领域。现有的虚拟化架构需要在物理硬件层和虚拟系统间进行大量的指令翻译,开销大,效率低。针对这一问题,提出了一种轻量级的移动操作系统虚拟化架构。通过在Linux内核命名空间机制的... 虚拟化技术的研究正逐渐从服务器端转向移动智能设备领域。现有的虚拟化架构需要在物理硬件层和虚拟系统间进行大量的指令翻译,开销大,效率低。针对这一问题,提出了一种轻量级的移动操作系统虚拟化架构。通过在Linux内核命名空间机制的基础上扩展Driver命名空间框架,实现了多个虚拟Android系统的同时运行。此外,针对多个虚拟系统同时访问一套硬件设备发生冲突的问题,设计了通用的active-inactive模型来保证虚拟系统间对硬件设备的隔离复用。实验结果表明,虚拟后的Android系统在CPU使用率上并没有增加额外的开销,在内存使用量上减少了6.7%,此虚拟化架构具有很好的通用性与实用性。 展开更多
关键词 操作系统虚拟化 ANDROID 系统 命名空间机制 硬件隔离复用
在线阅读 下载PDF
H.264/AVC High Profile视频编码中自适应变换模块的设计
11
作者 姜英 王桂海 《电子技术应用》 北大核心 2011年第11期17-19,共3页
提出了一种可配置的整数变换运算单元并将其用于H.264/AVC Hi★Profile视频编码器的自适应变换模块中。通过变换类型信号的配置,该变换单元可以完成相应的变换操作。本设计采用Altera公司的CycloneⅡ系列FPGA进行实现和验证,布局布线后... 提出了一种可配置的整数变换运算单元并将其用于H.264/AVC Hi★Profile视频编码器的自适应变换模块中。通过变换类型信号的配置,该变换单元可以完成相应的变换操作。本设计采用Altera公司的CycloneⅡ系列FPGA进行实现和验证,布局布线后的最大工作频率为63 MHz,采用4个可配置变换单元的变换模块,可以满足HD1080P@50帧/s视频的实时编码要求。 展开更多
关键词 自适应变换 硬件复用 离散余弦变换 哈达玛变换 H.264 HIGH Profile视频编码器
在线阅读 下载PDF
Research on the Bit Synchronization Algorithm and Multiplexing Technology in GNSS Receiver 被引量:3
12
作者 QI Jianzhong SONG Peng 《China Communications》 SCIE CSCD 2014年第A02期30-36,共7页
In this paper, the bit synchronization algorithms in GNSS receiver are introduced, including the traditional histogram method, K-P algorithm and Viterbi algorithm. The FPGA implementation is also included. A novel tim... In this paper, the bit synchronization algorithms in GNSS receiver are introduced, including the traditional histogram method, K-P algorithm and Viterbi algorithm. The FPGA implementation is also included. A novel time division multiplexing technology (TDM) based on multi-channel shared synchronizer is proposed in this paper to solve the constrained hardware resource problem of multi-system satellite navigation receiver. Through the using of control state machine and data register structure, we realize the multiplexing of bit synchronizer of navigation receiver, which saves the hardware resource. After the experiment, it can be verified that the receiver based on the bit synchronization and multiplexing technology can correctly restore the navigation information. 展开更多
关键词 bit synchronization carrier-to-noiseratio MULTIPLEXING GNSS
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部