期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
基于数字恢复的脉冲电阻分压器实验研究
1
作者 卢斌先 王泽忠 《高电压技术》 EI CAS CSCD 北大核心 2008年第8期1557-1562,共6页
变电站中雷击、开关操作以及故障引起的强电磁脉冲对保护控制电缆和弱电设备产生很大的干扰,为了研究干扰机理,基于快速傅里叶变换方法研究了高频脉冲电压电阻分压器。通过实验分析了普通碳膜电阻阻抗的频率特性,从频率特性可见模型很复... 变电站中雷击、开关操作以及故障引起的强电磁脉冲对保护控制电缆和弱电设备产生很大的干扰,为了研究干扰机理,基于快速傅里叶变换方法研究了高频脉冲电压电阻分压器。通过实验分析了普通碳膜电阻阻抗的频率特性,从频率特性可见模型很复杂;测量了51kΩ和51Ω电阻分压器的原边和副边时域脉冲电压;应用快速傅里叶变换分析了分压器频率特性,提出应用数字恢复方法恢复分压器原边侧电压。讨论了影响电阻分压器信号数字恢复的因素。实验表明应用本文方法对提高电阻分压器的上限频率很有效。 展开更多
关键词 脉冲电阻分压器 频率响应 快速傅里叶变换 电磁测量 信号恢复 电磁干扰
在线阅读 下载PDF
电磁脉冲模拟器用纳秒脉冲源的研制 被引量:6
2
作者 陈炜峰 蒋全兴 《高压电器》 EI CAS CSCD 北大核心 2006年第5期331-334,共4页
随着电磁武器的发展,电磁脉冲及其防护技术再次成为关注的焦点。简要介绍了核电磁脉冲模拟器的标准电场波形和脉冲源的组成及其基本原理,论述了脉冲分压器的设计。分析显示,所研制的新型电阻分压器可以减少响应时间和上升时间3ns以上。... 随着电磁武器的发展,电磁脉冲及其防护技术再次成为关注的焦点。简要介绍了核电磁脉冲模拟器的标准电场波形和脉冲源的组成及其基本原理,论述了脉冲分压器的设计。分析显示,所研制的新型电阻分压器可以减少响应时间和上升时间3ns以上。实验结果表明,该分压器可以用于上升时间为1ns以上脉冲的测量。研制的脉冲源的输出脉冲满足设计要求,峰值电压高于26kV,上升时间小于2.8ns,下降时间约55ns。 展开更多
关键词 脉冲 电磁脉冲 脉冲分压器 脉冲测量
在线阅读 下载PDF
RC电路的应用 被引量:16
3
作者 伍松乐 《现代电子技术》 2004年第14期99-101,共3页
RC电路在模拟电路、脉冲数字电路中得到广泛的应用 ,由于电路的形式以及信号源和 R,C元件参数的不同 ,因而组成了 RC电路的各种应用形式 :微分电路、积分电路、耦合电路。
关键词 RC电路 微分 积分电路 耦合电路 滤波电路 脉冲分压器
在线阅读 下载PDF
Frequency synthesizer for DRM/DAB/AM/FM RF front-end
4
作者 雷雪梅 王志功 +1 位作者 王科平 沈连丰 《Journal of Southeast University(English Edition)》 EI CAS 2013年第3期242-246,共5页
This paper describes a wideband low phase noise frequency synthesizer.It operates in the multi-band including digital radio mondiale DRM digital audio broadcasting DAB amplitude modulation AM and frequency modulation ... This paper describes a wideband low phase noise frequency synthesizer.It operates in the multi-band including digital radio mondiale DRM digital audio broadcasting DAB amplitude modulation AM and frequency modulation FM .In order to cover the signals of the overall frequencies a novel frequency planning and a new structure are proposed. A wide-band low-phase-noise low-power voltage-control oscillator VCO and a high speed wide band high frequency division ratio pulse swallow frequency divider with a low power consumption are presented.The monolithic DRM/DAB/AM/FM frequency synthesizer chip is also fabricated in a SMIC's 0.18-μm CMOS process.The die area is 1 425 μm ×795 μm including the test buffer and pads. The measured results show that the VCO operating frequency range is from 2.22 to 3.57 GHz the measured phase noise of the VCO is 120.22 dBc/Hz at 1 MHz offset the pulse swallow frequency divider operation frequency is from 0.9 to 3.4 GHz.The phase noise in the phase-locked loop PLL is-59.52 dBc/Hz at 10 kHz offset and fits for the demand of the DRM/DAB/AM/FM RF front-end. The proposed frequency synthesizer consumes 47 mW including test buffer under a 1.8 V supply. 展开更多
关键词 frequency synthesizer wideband voltage-controloscillator pulse swallow frequency divider low phase noise
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部