期刊导航
期刊开放获取
唐山市科学技术情报研究..
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
5
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
嵌入式系统软硬件划分方法研究
被引量:
5
1
作者
张鲁峰
李思昆
刘功杰
《计算机应用》
CSCD
2000年第S1期221-223,共3页
软硬件划分是软硬件联合设计中一个关键问题。本文分析了有固定吞吐率约束的软硬件划分问题的模型 ,提出了一种软硬件划分方法和相应的评价方法 ,最后给出了实验数据和进一步的改进设想。
关键词
软硬件联合设计
软硬件
划分
性能分析
在线阅读
下载PDF
职称材料
基于System C的系统级设计方法
被引量:
4
2
作者
陈林
黄建文
《计算机应用研究》
CSCD
北大核心
2003年第9期113-115,共3页
SystemC是一种完全基于C++的建模平台,它由一个C++类库和仿真内核组成。SystemC提供一个通用的系统设计环境,有利于进行软硬件联合设计。阐述了一种基于SystemC的系统级设计方法。
关键词
系统级
设计
模型
软硬件联合设计
在线阅读
下载PDF
职称材料
基于访存图案变形的CGRA存储划分优化
3
作者
潘德财
牟迪
+1 位作者
尚家兴
刘大江
《计算机研究与发展》
北大核心
2025年第4期1003-1016,共14页
由于兼具高灵活性和高能效的特征,粗粒度可重构阵列(coarse-grained reconfigurable array,CGRA)是一种具有潜力的领域定制加速器架构.为了利用多bank存储器的访问并行性,通常会在CGRA中引入存储器划分.然而,在CGRA上进行存储划分工作...
由于兼具高灵活性和高能效的特征,粗粒度可重构阵列(coarse-grained reconfigurable array,CGRA)是一种具有潜力的领域定制加速器架构.为了利用多bank存储器的访问并行性,通常会在CGRA中引入存储器划分.然而,在CGRA上进行存储划分工作要么以昂贵的寻址开销为代价实现最佳分区解决方案,要么以更多的存储bank消耗为代价来减少面积和功耗开销.为此,提出了一种通过访存图案变形来实现面向CGRA的存储划分方法.通过对包含多维数组的应用进行存储划分和算子调度协同优化,形成了存储划分友好的访存图案,从而可以用全“1”超平面对其进行存储划分,进而优化了划分结果并减少了访存地址计算开销.基于全“1”超平面的划分策略,还提出了一种可精简地址生成单元的高能效CGRA架构.实验结果表明,与最先进的方法相比,该方法可以实现1.25倍的能效提升.
展开更多
关键词
粗粒度可重构阵列
存储划分
软硬件联合设计
算子调度
访存图案
在线阅读
下载PDF
职称材料
基于Scilab的数字电路设计工具设计
4
作者
张冬
何建国
+1 位作者
汪西原
康彩
《微计算机信息》
北大核心
2007年第17期287-289,共3页
设计和开发了一种基于Scilab的数字电路设计工具,该系统利用Scilab的SCICOS引擎,可以完成数字电路模型的建模、仿真直至VHDL代码生成。给出了系统在Scilab环境中二次开发编程的设计和实现过程。最后给出了一个利用该系统设计和验证数字...
设计和开发了一种基于Scilab的数字电路设计工具,该系统利用Scilab的SCICOS引擎,可以完成数字电路模型的建模、仿真直至VHDL代码生成。给出了系统在Scilab环境中二次开发编程的设计和实现过程。最后给出了一个利用该系统设计和验证数字电路的应用实例。
展开更多
关键词
VHDL
EDA
SCILAB/SCICOS
软硬件联合设计
在线阅读
下载PDF
职称材料
一种基于FPGA和ARM的线阵CCD图像采集系统设计
被引量:
1
5
作者
严帅
《光学仪器》
2015年第3期249-252,共4页
设计了一种基于Altera的FPGA芯片EP4CE10F17C8以及基于Cortex-M3构架的ARM处理器STM32F103VE,该系统通过FPGA对线阵CCD进行时序的驱动,并完成像素信号的采集、硬件处理以及传输工作。ARM作为FPGA的外挂处理器,实现数据信息的软件处理以...
设计了一种基于Altera的FPGA芯片EP4CE10F17C8以及基于Cortex-M3构架的ARM处理器STM32F103VE,该系统通过FPGA对线阵CCD进行时序的驱动,并完成像素信号的采集、硬件处理以及传输工作。ARM作为FPGA的外挂处理器,实现数据信息的软件处理以及对整个系统的控制。介绍了该系统的基本原理,并给出了详细的基于FPGA和ARM的软硬件联合设计方案。
展开更多
关键词
CCD
FPGA
ARM
软硬件联合设计
在线阅读
下载PDF
职称材料
题名
嵌入式系统软硬件划分方法研究
被引量:
5
1
作者
张鲁峰
李思昆
刘功杰
机构
国防科技大学计算机学院
出处
《计算机应用》
CSCD
2000年第S1期221-223,共3页
文摘
软硬件划分是软硬件联合设计中一个关键问题。本文分析了有固定吞吐率约束的软硬件划分问题的模型 ,提出了一种软硬件划分方法和相应的评价方法 ,最后给出了实验数据和进一步的改进设想。
关键词
软硬件联合设计
软硬件
划分
性能分析
分类号
TP391.7 [自动化与计算机技术—计算机应用技术]
在线阅读
下载PDF
职称材料
题名
基于System C的系统级设计方法
被引量:
4
2
作者
陈林
黄建文
机构
江苏大学计算机学院
出处
《计算机应用研究》
CSCD
北大核心
2003年第9期113-115,共3页
文摘
SystemC是一种完全基于C++的建模平台,它由一个C++类库和仿真内核组成。SystemC提供一个通用的系统设计环境,有利于进行软硬件联合设计。阐述了一种基于SystemC的系统级设计方法。
关键词
系统级
设计
模型
软硬件联合设计
Keywords
System Level Design
Model
Hardware-software Codesign
分类号
TP391.9 [自动化与计算机技术—计算机应用技术]
在线阅读
下载PDF
职称材料
题名
基于访存图案变形的CGRA存储划分优化
3
作者
潘德财
牟迪
尚家兴
刘大江
机构
重庆大学计算机学院
出处
《计算机研究与发展》
北大核心
2025年第4期1003-1016,共14页
基金
国家自然科学基金项目(62274019)
重庆市自然科学基金项目(CSTB2022NSCQ-MSX1017)。
文摘
由于兼具高灵活性和高能效的特征,粗粒度可重构阵列(coarse-grained reconfigurable array,CGRA)是一种具有潜力的领域定制加速器架构.为了利用多bank存储器的访问并行性,通常会在CGRA中引入存储器划分.然而,在CGRA上进行存储划分工作要么以昂贵的寻址开销为代价实现最佳分区解决方案,要么以更多的存储bank消耗为代价来减少面积和功耗开销.为此,提出了一种通过访存图案变形来实现面向CGRA的存储划分方法.通过对包含多维数组的应用进行存储划分和算子调度协同优化,形成了存储划分友好的访存图案,从而可以用全“1”超平面对其进行存储划分,进而优化了划分结果并减少了访存地址计算开销.基于全“1”超平面的划分策略,还提出了一种可精简地址生成单元的高能效CGRA架构.实验结果表明,与最先进的方法相比,该方法可以实现1.25倍的能效提升.
关键词
粗粒度可重构阵列
存储划分
软硬件联合设计
算子调度
访存图案
Keywords
CGRA
memory partitioning
software/hardware codesign
operator scheduling
access pattern
分类号
TP391 [自动化与计算机技术—计算机应用技术]
在线阅读
下载PDF
职称材料
题名
基于Scilab的数字电路设计工具设计
4
作者
张冬
何建国
汪西原
康彩
机构
宁夏大学物理电气信息学院
出处
《微计算机信息》
北大核心
2007年第17期287-289,共3页
基金
宁夏高等学校科学技术研究项目(200626)
文摘
设计和开发了一种基于Scilab的数字电路设计工具,该系统利用Scilab的SCICOS引擎,可以完成数字电路模型的建模、仿真直至VHDL代码生成。给出了系统在Scilab环境中二次开发编程的设计和实现过程。最后给出了一个利用该系统设计和验证数字电路的应用实例。
关键词
VHDL
EDA
SCILAB/SCICOS
软硬件联合设计
Keywords
VHDL, EDA, SCILAB/SCICOS, Hardware/Software co- design
分类号
TP311 [自动化与计算机技术—计算机软件与理论]
在线阅读
下载PDF
职称材料
题名
一种基于FPGA和ARM的线阵CCD图像采集系统设计
被引量:
1
5
作者
严帅
机构
上海理工大学光电信息与计算机工程学院
出处
《光学仪器》
2015年第3期249-252,共4页
文摘
设计了一种基于Altera的FPGA芯片EP4CE10F17C8以及基于Cortex-M3构架的ARM处理器STM32F103VE,该系统通过FPGA对线阵CCD进行时序的驱动,并完成像素信号的采集、硬件处理以及传输工作。ARM作为FPGA的外挂处理器,实现数据信息的软件处理以及对整个系统的控制。介绍了该系统的基本原理,并给出了详细的基于FPGA和ARM的软硬件联合设计方案。
关键词
CCD
FPGA
ARM
软硬件联合设计
Keywords
CCD
FPGA
ARM
Co-Design
分类号
TP39 [自动化与计算机技术—计算机应用技术]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
嵌入式系统软硬件划分方法研究
张鲁峰
李思昆
刘功杰
《计算机应用》
CSCD
2000
5
在线阅读
下载PDF
职称材料
2
基于System C的系统级设计方法
陈林
黄建文
《计算机应用研究》
CSCD
北大核心
2003
4
在线阅读
下载PDF
职称材料
3
基于访存图案变形的CGRA存储划分优化
潘德财
牟迪
尚家兴
刘大江
《计算机研究与发展》
北大核心
2025
0
在线阅读
下载PDF
职称材料
4
基于Scilab的数字电路设计工具设计
张冬
何建国
汪西原
康彩
《微计算机信息》
北大核心
2007
0
在线阅读
下载PDF
职称材料
5
一种基于FPGA和ARM的线阵CCD图像采集系统设计
严帅
《光学仪器》
2015
1
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部