期刊文献+
共找到8篇文章
< 1 >
每页显示 20 50 100
一种嵌入式10位2MS/s逐次逼近模数转换器 被引量:2
1
作者 周云波 陈珍海 于宗光 《中国电子科学研究院学报》 2011年第1期7-11,共5页
设计了一种10位2 MS/s嵌入式逐次逼近结构ADC。为提高ADC精度,其中DAC采用电压和电荷按比例缩放混合结构,比较器使用了输入失调校准和输出失调校准技术。采用TSMC0.18μm1P6M数字CMOS工艺进行流片验证,整个ADC核面积仅为0.9×0.6 mm... 设计了一种10位2 MS/s嵌入式逐次逼近结构ADC。为提高ADC精度,其中DAC采用电压和电荷按比例缩放混合结构,比较器使用了输入失调校准和输出失调校准技术。采用TSMC0.18μm1P6M数字CMOS工艺进行流片验证,整个ADC核面积仅为0.9×0.6 mm2。测试结果表明,在2 MHz采样率、输入信号为180 kHz正弦信号情况下,该ADC模块具有8.51位的有效分辨率,最大微分非线性为-0.8^+0.7LSB,最大积分非线性为-1.7^+1.5 LSB,而整个模块的功耗仅为1.2 mW。 展开更多
关键词 逐次逼近 嵌入模数转换 数模转换 比较器
在线阅读 下载PDF
低功耗高精度逐次逼近型模数转换器的设计 被引量:5
2
作者 袁小龙 赵梦恋 +1 位作者 吴晓波 严晓浪 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2006年第12期2153-2157,共5页
为解决现代数字和数模混合系统中动态模数转换器高精度、低功耗与低成本之间的矛盾,提出一种10位和200×103/s采样数的逐次逼近式模数转换器(SAR-ADC).对电容式数模转换器电容阵列的导通时序进行了优化,在采样保持电路中加入消失调... 为解决现代数字和数模混合系统中动态模数转换器高精度、低功耗与低成本之间的矛盾,提出一种10位和200×103/s采样数的逐次逼近式模数转换器(SAR-ADC).对电容式数模转换器电容阵列的导通时序进行了优化,在采样保持电路中加入消失调功能,在比较器设计中引入预增益级和锁存级.该模数转换器已在标准数字互补性金属氧化物半导体工艺下实现.测试结果表明,该转换器积分非线性度小于1个最低有效位(LSB),差分非线性度小于0.5 LSB.在200 kHz采样率和191 Hz输入信号频率下信噪比为59 dB,并且在5 V供电电压下功耗为2.5mW,芯片面积为1.3 mm2,其性能已达到ADC高线性度和低功耗的设计要求. 展开更多
关键词 逐次逼近模数转换 比较器 开关时序 积分非线性 低功耗
在线阅读 下载PDF
超小面积超低功耗9位模数转换器
3
作者 马源 王学诚 张沕琳 《南京邮电大学学报(自然科学版)》 北大核心 2024年第1期13-19,共7页
设计了一种40 nm CMOS技术下的9位差分逐次逼近式(SAR)模数转换器(ADC)。通过理论推导计算电容器失配误差和寄生效应的影响,结合MATLAB软件特点建立了快速蒙特卡洛仿真模型,模型可根据ADC各项关键参数约束,实现多结构性能比较算法。根... 设计了一种40 nm CMOS技术下的9位差分逐次逼近式(SAR)模数转换器(ADC)。通过理论推导计算电容器失配误差和寄生效应的影响,结合MATLAB软件特点建立了快速蒙特卡洛仿真模型,模型可根据ADC各项关键参数约束,实现多结构性能比较算法。根据工艺参数和版图提取信息,将实际参数代回仿真模型进行快速验证,极大降低了架构调整带来的迭代成本。最终实现的ADC硅片面积仅为0.0043 mm^(2),在125 kS/s采样率下测得的功耗开销仅为360 nW,对于2.6 kHz的1.8 Vpp输入信号实现了8.4 bit的有效位数(ENoB)和68.8 dB的无杂散动态范围(SFDR)。 展开更多
关键词 模数转换 逐次逼近 超低功耗 生物传感系统
在线阅读 下载PDF
基于分段电容阵列的改进型逐次逼近型ADC
4
作者 胡毅 李振国 +3 位作者 侯佳力 国千崧 邓新伟 胡伟波 《半导体技术》 CAS 北大核心 2022年第2期126-133,共8页
为缩短高速模数转换器(ADC)中高位(MSB)电容建立时间以及减小功耗,提出了一种基于分段式电容阵列的改进型逐次逼近型(SAR)ADC结构,通过翻转小电容阵列代替翻转大电容阵列以产生高位数字码,并利用180 nm CMOS工艺实现和验证了此ADC结构... 为缩短高速模数转换器(ADC)中高位(MSB)电容建立时间以及减小功耗,提出了一种基于分段式电容阵列的改进型逐次逼近型(SAR)ADC结构,通过翻转小电容阵列代替翻转大电容阵列以产生高位数字码,并利用180 nm CMOS工艺实现和验证了此ADC结构。该结构一方面可以缩短产生高位数码字过程中的转换时间,提高量化速度;另一方面其可以延长大电容的稳定时间,减小参考电压的负载。通过缩小比较器输入对管的面积以减小寄生电容带来的误差,提升高位数字码的准确度。同时,利用一次性校准技术减小比较器的失配电压。最终,采用180 nm CMOS工艺实现该10 bit SAR ADC,以验证该改进型结构。结果表明,在1.8 V电源电压、780μW功耗、有电路噪声和电容失配情况下,该改进型SAR ADC得到了58.0 dB的信噪失真比(SNDR)。 展开更多
关键词 分段电容阵列 失配电压 锁存比较器 一次性校准 逐次逼近型(SAR)模数转换器(ADC)
在线阅读 下载PDF
嵌入式高速ADC的最新研究进展 被引量:1
5
作者 邓青 陈珍海 +1 位作者 朱燕君 吴俊 《电子与封装》 2009年第7期42-45,48,共5页
随着数字化程度的不断深入,系统级芯片(SoC)已成为当前发展主流,系统芯片对高速高精度嵌入式ADC的需求日益迫切。CMOS工艺尺寸的等比例缩小为ADC速度的提高提供了条件,但是对实现ADC高信噪比的限制越来越大。文章首先讨论了CMOS工艺尺... 随着数字化程度的不断深入,系统级芯片(SoC)已成为当前发展主流,系统芯片对高速高精度嵌入式ADC的需求日益迫切。CMOS工艺尺寸的等比例缩小为ADC速度的提高提供了条件,但是对实现ADC高信噪比的限制越来越大。文章首先讨论了CMOS工艺尺寸的不断等比例缩小对ADC性能的影响,其次讨论了采用数字电路进行纠错补偿、省略运算跨导放大器(OTA)使用以及采用电流域信号处理技术等适用于嵌入式高速ADC设计的最新技术进展。 展开更多
关键词 高速模数转换 嵌入 流水线 逐次逼近 电流模
在线阅读 下载PDF
应用于可穿戴式设备的超低功耗SAR ADC研究与设计 被引量:6
6
作者 向指航 徐卫林 +2 位作者 段吉海 周茜 韦保林 《电子器件》 CAS 北大核心 2018年第3期808-812,共5页
针对便携式可穿戴移动设备的低功耗要求,提出了一种超低功耗逐次逼近型(SAR)模数转换器(ADC)。所提出的SAR ADC在数模转换器(DAC)电容阵列中设计了改进型电容拆分电路来降低系统的功耗和面积;并采用双尾电流型动态比较器架构降低比较器... 针对便携式可穿戴移动设备的低功耗要求,提出了一种超低功耗逐次逼近型(SAR)模数转换器(ADC)。所提出的SAR ADC在数模转换器(DAC)电容阵列中设计了改进型电容拆分电路来降低系统的功耗和面积;并采用双尾电流型动态比较器架构降低比较器功耗。采用0.18μm CMOS工艺对所提出的SAR ADC进行设计并流片。测试结果表明在1.8 V供电电压,采样率为50 k Hz的条件下,其有效位数为9.083位,功耗仅为1.5μW,优值55.3 f J,所设计的ADC适合于可穿戴式设备的低功耗应用。 展开更多
关键词 集成电路 超低功耗 电容拆分 逐次逼近 模数转换 可穿戴
在线阅读 下载PDF
AD574在工频弱磁测量仪中的应用 被引量:1
7
作者 贾俊 彭迎 《世界电子元器件》 2003年第12期53-54,52,共3页
在简要介绍自行研制的工频弱磁测量仪的基础上,论述了12位逐次逼近式 模数转换芯片AD574的原理以及在测量仪中的具体应用,给出了AD574与 8032单片机的接口电路以及中断服务程序。
关键词 AD574 工频弱磁测量仪 逐次逼近式模数转换芯片 8032单片机 接口电路 中断服务
在线阅读 下载PDF
一种采用新型逻辑算法的SAR ADC 被引量:1
8
作者 黄添益 王本艳 +2 位作者 景蔚亮 宋志棠 陈邦明 《微电子学与计算机》 CSCD 北大核心 2018年第7期35-40,共6页
基于SMIC 40nm CMOS工艺,设计了一种12位逐次逼近寄存器式模数转换器(SAR ADC).在正常工作模式的基础上,增加了当模拟输入信号变化缓慢时,锁定前4位,仅转换后8位的工作模式,降低了ADC的功耗,提高了ADC的采样率,同时分辨率保持不变.当模... 基于SMIC 40nm CMOS工艺,设计了一种12位逐次逼近寄存器式模数转换器(SAR ADC).在正常工作模式的基础上,增加了当模拟输入信号变化缓慢时,锁定前4位,仅转换后8位的工作模式,降低了ADC的功耗,提高了ADC的采样率,同时分辨率保持不变.当模拟输入信号变化较大时,ADC又可重新回到正常工作模式.在1.1V的电源电压,3.6 MS/s的采样率下,ADC总功耗为43μW,品质因数FOM为10.1fJ/(conv.·step). 展开更多
关键词 逐次逼近寄存器模数转换 新型SAR逻辑 锁定ADC前几位 低功耗ADC
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部