期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
一种结构化LDPC码的部分并行译码器设计
1
作者 苏悦 王建辉 《航天器工程》 2014年第3期76-79,共4页
CCSDS标准给出的低密度奇偶校验码(Low Density Parity Check,LDPC)其子矩阵具有不同的列重,这给部分并行译码器的设计带来困难。本文针对如何高效实现CCSDS中LDPC码部分并行译码的问题,根据该类码的准循环特性,将码的校验矩阵分解成3... CCSDS标准给出的低密度奇偶校验码(Low Density Parity Check,LDPC)其子矩阵具有不同的列重,这给部分并行译码器的设计带来困难。本文针对如何高效实现CCSDS中LDPC码部分并行译码的问题,根据该类码的准循环特性,将码的校验矩阵分解成3个矩阵的和,提出了一种能够部分并行译码的译码器结构。利用本文提出的方法设计译码器时可以在译码时延和译码复杂度之间进行折中。 展开更多
关键词 CCSDS标准 LDPC码 部分并行译码
在线阅读 下载PDF
一种提高LDPC译码器吞吐率的译码算法 被引量:3
2
作者 张金贵 斐文端 +1 位作者 许星辰 姜文哲 《无线电工程》 2008年第6期49-52,共4页
为了设计高效的LDPC译码器,结合准循环结构LDPC的校验矩阵H的规律性、乘性修正最小和译码算法不需要估计信道质量的特点和部分并行译码实现复杂度低的特点,介绍了一种新的译码算法——交迭的部分并行译码算法,这种译码算法相对于采用部... 为了设计高效的LDPC译码器,结合准循环结构LDPC的校验矩阵H的规律性、乘性修正最小和译码算法不需要估计信道质量的特点和部分并行译码实现复杂度低的特点,介绍了一种新的译码算法——交迭的部分并行译码算法,这种译码算法相对于采用部分并行结构的BP译码算法,不但降低了硬件实现的复杂度,减少了存储资源的开销,而且提高了译码器的吞吐率。 展开更多
关键词 乘性修正最小和译码算法 部分并行译码 交迭的部分并行译码 吞吐率
在线阅读 下载PDF
1 Gbit/s QC-LDPC码译码结构的设计 被引量:2
3
作者 黄志成 陈紫强 +1 位作者 谢跃雷 李亚云 《桂林电子科技大学学报》 2018年第2期92-96,共5页
为了提高准循环奇偶校验(QC-LDPC)码的译码速率,提出一种改进的部分并行QC-LDPC译码结构(IPPD)。根据QC-LDPC校验矩阵的特点,对子矩阵进行平均分层,采用部分并行译码结构加快译码迭代速度。实验仿真采用IEEE802.16e中码长为864、码率为... 为了提高准循环奇偶校验(QC-LDPC)码的译码速率,提出一种改进的部分并行QC-LDPC译码结构(IPPD)。根据QC-LDPC校验矩阵的特点,对子矩阵进行平均分层,采用部分并行译码结构加快译码迭代速度。实验仿真采用IEEE802.16e中码长为864、码率为0.5的QC-LDPC码进行验证。实验结果表明,当最大迭代次数为15、系统时钟频率为107 MHz时,该译码结构的吞吐率可达1Gbit/s。 展开更多
关键词 准循环奇偶校验 部分并行译码结构 子矩阵
在线阅读 下载PDF
一类低密度奇偶校验码的设计
4
作者 刘晓明 鲁俊成 孙学 《重庆大学学报(自然科学版)》 EI CAS CSCD 北大核心 2004年第11期51-55,共5页
低密度奇偶校验码(LDPC)是哥拉格于1962年提出的一种性能非常接近香农限的好码,并被MacKay和Neal两度重新发现,且证明了它在与基于BP(Belief Propagation)的迭代译码算法相结合的条件下具有逼近Shannon限的性能。LDPC码的优异的性能及... 低密度奇偶校验码(LDPC)是哥拉格于1962年提出的一种性能非常接近香农限的好码,并被MacKay和Neal两度重新发现,且证明了它在与基于BP(Belief Propagation)的迭代译码算法相结合的条件下具有逼近Shannon限的性能。LDPC码的优异的性能及其在信息可靠传输中的良好应用前景,成为当今信道编码领域最瞩目的研究热点。笔者选用国际电信联盟推出的一种方案,设计了一类低密度奇偶校验LDPC(LowDensityParityCheck)码。设计是针对分组块长为276比特,码率为0.7572,采用了6位量化方案。根据可编程逻辑器件(CPLD)的结构特点,提出了LDPC码的译码器结构和相应的编码器结构及其具体实现方案,并对编码方案进行了严密推导。该LDPC码适合用于ADSL传输。 展开更多
关键词 低密度奇偶校验码 置信传播算法 部分并行译码 变量节点单元 校验节点单元
在线阅读 下载PDF
基于矩阵分块的LDPC码快速编码结构研究 被引量:3
5
作者 窦金芳 周诠 《微电子学与计算机》 CSCD 北大核心 2007年第1期166-168,共3页
低密度奇偶校验(LDPC)码由于具有接近香农限的性能和高速并行的译码结构而成为研究热点。然而,当码长很长时,编译码器的硬件实现变得很困难。文章从编译码实际实现的角度出发,提出一种基于分块的LDPC码下三角形校验矩阵结构,降低了编译... 低密度奇偶校验(LDPC)码由于具有接近香农限的性能和高速并行的译码结构而成为研究热点。然而,当码长很长时,编译码器的硬件实现变得很困难。文章从编译码实际实现的角度出发,提出一种基于分块的LDPC码下三角形校验矩阵结构,降低了编译码复杂度,不仅可以实现线性时间编码,同时还可以实现部分并行译码。仿真结果表明,具有这种结构的LDPC码和随机构造的LDPC码相比具有同样好的纠错性能。 展开更多
关键词 低密度奇偶校验码 循环移位阵 快速编码 部分并行译码
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部