-
题名北斗/GPS双模授时的B码时统终端设计
被引量:8
- 1
-
-
作者
唐彬
徐庆芳
姚善化
-
机构
安徽理工大学电气与信息工程学院
-
出处
《电测与仪表》
北大核心
2013年第8期116-120,共5页
-
基金
安徽高校省级科学重点研究项目(KJ2011A077)
-
文摘
针对B码时统终端的精度、稳定性等问题,结合B码的编解码和北斗/GPS双模授时的原理,从应用角度出发,提出一种利用可编程逻辑器件(FPGA)采集双模授时的时钟和时统终端的设计方法。结果表明:从接收器采集到的秒头和B码的秒头误差控制在纳秒级,从而达到同步授时的效果。
-
关键词
北斗
gps双模授时
FPGA
IRIG—B码
时钟同步
-
Keywords
Bei-dou/gps dual-mode, FPGA, IRIG-B code, synchronous time
-
分类号
TM930
[电气工程—电力电子与电力传动]
-
-
题名基于PCI-E的北斗/GPS双模授时系统设计
被引量:3
- 2
-
-
作者
杨会玲
唐彬
-
机构
苏州科技学院光电与信息技术研究所
安徽理工大学电气与信息工程学院
-
出处
《苏州科技学院学报(工程技术版)》
CAS
2014年第1期68-70,80,共4页
-
基金
江苏省青年科学基金项目(SBK201242850)
-
文摘
针对时间同步装置与上位机通信接口等问题,结合北斗/GPS双模授时技术和PCI Express总线技术,从应用角度出发,提出了一种新型的基于PCIE总线的北斗/GPS双模时间同步装置。利用数字可编程逻辑器件(FPGA)实现PCIE总线与北斗/GPS双模芯片之间的通讯和控制,通过PCIE总线驱动程序与上位机应用程序实现PCIE总线的授时信息实时交互。实验结果表明:系统设计方案可行、性能稳定可靠。
-
关键词
北斗
gps双模授时
FPGA
PCIEXPRESS
-
Keywords
BD/gps dual-mode
FPGA
PCI Express
-
分类号
TN927
[电子电信—通信与信息系统]
-