期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
北斗/GPS双模授时的B码时统终端设计 被引量:8
1
作者 唐彬 徐庆芳 姚善化 《电测与仪表》 北大核心 2013年第8期116-120,共5页
针对B码时统终端的精度、稳定性等问题,结合B码的编解码和北斗/GPS双模授时的原理,从应用角度出发,提出一种利用可编程逻辑器件(FPGA)采集双模授时的时钟和时统终端的设计方法。结果表明:从接收器采集到的秒头和B码的秒头误差控制在纳秒... 针对B码时统终端的精度、稳定性等问题,结合B码的编解码和北斗/GPS双模授时的原理,从应用角度出发,提出一种利用可编程逻辑器件(FPGA)采集双模授时的时钟和时统终端的设计方法。结果表明:从接收器采集到的秒头和B码的秒头误差控制在纳秒级,从而达到同步授时的效果。 展开更多
关键词 北斗 gps双模授时 FPGA IRIG—B码 时钟同步
在线阅读 下载PDF
基于PCI-E的北斗/GPS双模授时系统设计 被引量:3
2
作者 杨会玲 唐彬 《苏州科技学院学报(工程技术版)》 CAS 2014年第1期68-70,80,共4页
针对时间同步装置与上位机通信接口等问题,结合北斗/GPS双模授时技术和PCI Express总线技术,从应用角度出发,提出了一种新型的基于PCIE总线的北斗/GPS双模时间同步装置。利用数字可编程逻辑器件(FPGA)实现PCIE总线与北斗/GPS双模芯片之... 针对时间同步装置与上位机通信接口等问题,结合北斗/GPS双模授时技术和PCI Express总线技术,从应用角度出发,提出了一种新型的基于PCIE总线的北斗/GPS双模时间同步装置。利用数字可编程逻辑器件(FPGA)实现PCIE总线与北斗/GPS双模芯片之间的通讯和控制,通过PCIE总线驱动程序与上位机应用程序实现PCIE总线的授时信息实时交互。实验结果表明:系统设计方案可行、性能稳定可靠。 展开更多
关键词 北斗 gps双模授时 FPGA PCIEXPRESS
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部