期刊文献+
共找到360篇文章
< 1 2 18 >
每页显示 20 50 100
基于DSP的H.264/AVC视频编码器实现 被引量:1
1
作者 钟川桃 杨国辉 《中国教育技术装备》 2008年第8期94-96,共3页
DSP的迅速发展使图像信息的传递范围不断扩大,实时数字视频压缩的应用也越来越广泛,在DSP上用软件实现视频压缩成为数字视频压缩标准应用的一个亮点。基于此,文章对H.264/AVC视频编码器的DSP实现做一些探索。
关键词 h.264/avc视频编码器 DSP
在线阅读 下载PDF
H.264/AVC视频编码器在DM642平台上的实现与优化 被引量:9
2
作者 张彤宇 苏睿 刘宝兰 《微电子学与计算机》 CSCD 北大核心 2005年第12期165-168,共4页
文章介绍了H.264视频压缩标准的原理和DM642数字信号处理器的结构,并在该平台上实现了H.264视频编码器。对H.264标准中的几个主要模块进行了理论分析,并结合该数字信号处理器的特点对程序进行了优化,有效降低了整个编码器的运行时间。... 文章介绍了H.264视频压缩标准的原理和DM642数字信号处理器的结构,并在该平台上实现了H.264视频编码器。对H.264标准中的几个主要模块进行了理论分析,并结合该数字信号处理器的特点对程序进行了优化,有效降低了整个编码器的运行时间。实验结果表明文章实现的视频编码器在性能和效率方面都达到了良好的效果。 展开更多
关键词 h.264/avc 视频压缩 DM642 DSP 优化
在线阅读 下载PDF
基于DM642平台的视频会议中H.264/AVC编码器优化 被引量:1
3
作者 罗嵘 史圣卿 陈彬 《微电子学与计算机》 CSCD 北大核心 2009年第9期40-43,共4页
针对视频会议系统应用,基于DM642平台进行了H.264/AVC编码器的优化.优化过程分为三步,首先是编码体系结构的选择及功能裁剪,其次是对运动估计算法进行优化,最后是针对平台的优化.在DM642平台上进行了测试,实现了20 f/s CIF(352×288... 针对视频会议系统应用,基于DM642平台进行了H.264/AVC编码器的优化.优化过程分为三步,首先是编码体系结构的选择及功能裁剪,其次是对运动估计算法进行优化,最后是针对平台的优化.在DM642平台上进行了测试,实现了20 f/s CIF(352×288)格式图像的实时编码. 展开更多
关键词 视频会议 编码器 h.264/avc 运动估计 实时编码
在线阅读 下载PDF
H.264/AVC编码器中分数像素的插值算法优化 被引量:1
4
作者 王庆春 曹喜信 +1 位作者 陈涛 魏海静 《中国新通信》 2007年第7期10-14,共5页
文中基于H.264/AVC视频编码器的系统芯片设计,对分数像素运动估计(FME)的亮度像素插值算法进行了简化调整;使用JM7.3参考代码模拟了不同分数像素插值算法对编码器性能的影响,通过分析这些插值算法的编码效率和芯片上的实现代价,提出... 文中基于H.264/AVC视频编码器的系统芯片设计,对分数像素运动估计(FME)的亮度像素插值算法进行了简化调整;使用JM7.3参考代码模拟了不同分数像素插值算法对编码器性能的影响,通过分析这些插值算法的编码效率和芯片上的实现代价,提出了可以有效节约硬件实现代价的分数像素插值算法。试验结果表明优化后的插值算法可以使分数像素插值结构的硬件实现代价降低30%以上,而平均编码峰值信噪比(PSNR)和压缩率只有很小的损失。 展开更多
关键词 h.264/avc视频编码器 分数像素运动估计 峰值信噪比 压缩率
在线阅读 下载PDF
H.264/AVC编码器中6阶插值滤波器的实现
5
作者 王庆春 曹喜信 +2 位作者 路卫军 何晓燕 曹健 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2007年第3期417-420,共4页
针对H.264/AVC视频编码器的系统芯片设计,提出了6阶1/2像素插值滤波器的4种具体实现结构;并且在相同的约束条件下,使用Synopsys综合工具比较了各自的实现代价,最终给出了6阶1/2像素插值滤波器的优化实现结构。
关键词 h.264/avc视频编码器 6阶插值滤波器 芯片面积 路径延迟
在线阅读 下载PDF
基于达芬奇技术的H.264视频编码器的实现 被引量:11
6
作者 成嘉 张文雄 李善劲 《电视技术》 北大核心 2007年第12期34-36,共3页
介绍了H.264视频编码标准和达芬奇技术内部的编解码引擎(Codec Engine)框架,描述了如何利用Codec Engine来实现H.264编码器的方法。
关键词 h.264标准 达芬奇技术 视频编码器 编解码引擎
在线阅读 下载PDF
H.264高清视频编码器的设计与实现 被引量:1
7
作者 李飞 卿粼波 +1 位作者 滕奇志 何小海 《微型机与应用》 2015年第6期42-44,共3页
针对高清视频庞大的数据量以及H.264编码器复杂的编码结构引起的低编码速率的问题,对影响算法编码速率的原因进行了深入分析,并设计了高效的多核并行方案,进而充分利用TMS320C6678的多核性能,并结合TMS320C6678的运算存储特性,对H.264... 针对高清视频庞大的数据量以及H.264编码器复杂的编码结构引起的低编码速率的问题,对影响算法编码速率的原因进行了深入分析,并设计了高效的多核并行方案,进而充分利用TMS320C6678的多核性能,并结合TMS320C6678的运算存储特性,对H.264编码器进行了多方面的优化,最终使H.264编码器对720P高清视频序列编码速率从1.2 fps增加到27.2 fps,更加贴近于实际应用。 展开更多
关键词 h.264编码器 TMS320C6678 高清视频
在线阅读 下载PDF
基于TMS320DM6446的H.264视频编码器的实现及优化 被引量:1
8
作者 宋雪亚 王传安 《重庆文理学院学报(社会科学版)》 2013年第5期113-118,148,共7页
文章为实现基于TMS320DM6446的H.264视频编码器的实时性能,提出一系列优化方法.首先描述X264代码向TMS320DM6446平台的移植过程,然后从项目级优化、指令级优化和算法级优化等几个方面提出优化实现方案.实验结果表明:对于CIF格式的视频,... 文章为实现基于TMS320DM6446的H.264视频编码器的实时性能,提出一系列优化方法.首先描述X264代码向TMS320DM6446平台的移植过程,然后从项目级优化、指令级优化和算法级优化等几个方面提出优化实现方案.实验结果表明:对于CIF格式的视频,优化后的H.264编码器可以达到24帧/s以上的编码速度,基本满足视频监控系统中编码器的需求. 展开更多
关键词 TMS320DM6446 h 264视频编码器 优化
在线阅读 下载PDF
H.264视频编码器在DSP芯片的实现 被引量:1
9
作者 侯艳艳 《洛阳师范学院学报》 2008年第5期87-90,共4页
H.264标准的提出满足日益增长的视频应用对运动图像更高的压缩性能的需要,极大地降低了发送视频图像所需要的带宽,适用于多样化的网络环境。采用TMS320DM642实现H.264编码器是一种快速有效的方法,具有多视频处理功能、接口丰富、算法灵... H.264标准的提出满足日益增长的视频应用对运动图像更高的压缩性能的需要,极大地降低了发送视频图像所需要的带宽,适用于多样化的网络环境。采用TMS320DM642实现H.264编码器是一种快速有效的方法,具有多视频处理功能、接口丰富、算法灵活和可根据视频信号处理的特点进行优化等优点。本文主要论述了采用TMS320DM642芯片实现H.264视频编码器的硬件设计及在DSP/B IOS操作系统中实现H.264编码器的软件设计,本系统设计的编码器能够脱离计算机,实现CIF格式视频流的实时编码。 展开更多
关键词 h.264编码器 视频采集 视频驱动 缓冲区
在线阅读 下载PDF
美国康讯公司新一代H.264视频压缩编码器AVC4000
10
作者 申欣 颜姝 《数字通信世界》 2008年第3期33-33,共1页
H.264标准概述 H.264是一种视频高压缩技术.全称是MPEG-4AVC,或称为MPEG-4Part10。它是由ITU-T/ISO/IEC,共同制订的一种活动图像编码方式的国际标准格式。由于H.264在制定时就充分考虑了多媒体通信对视频编解码的各种要求.并... H.264标准概述 H.264是一种视频高压缩技术.全称是MPEG-4AVC,或称为MPEG-4Part10。它是由ITU-T/ISO/IEC,共同制订的一种活动图像编码方式的国际标准格式。由于H.264在制定时就充分考虑了多媒体通信对视频编解码的各种要求.并借鉴了H系列和MPEG系列视频标准的研究成果.因而具有明显的优势。 展开更多
关键词 h.264标准 视频压缩 MPEG-4Part10 编码器 ISO/IEC 美国 ITU-T 视频编解码
在线阅读 下载PDF
基于H.264的嵌入式视频编码器 被引量:5
11
作者 刘恩虹 周兵 +1 位作者 葛宝珊 李晓丹 《计算机工程》 CAS CSCD 北大核心 2009年第9期227-229,共3页
嵌入式视频服务器具有成本低、性能高、运行稳定的优点,已成为视频监控行业的主流产品。以海思公司多媒体处理芯片Hi3510为核心,提出一种新的视频编码器实现方案,介绍该服务器的架构及其主要功能模块的硬件连接,讨论并解决时序匹配问题... 嵌入式视频服务器具有成本低、性能高、运行稳定的优点,已成为视频监控行业的主流产品。以海思公司多媒体处理芯片Hi3510为核心,提出一种新的视频编码器实现方案,介绍该服务器的架构及其主要功能模块的硬件连接,讨论并解决时序匹配问题和信号完整性问题。实验结果表明,该服务器的关键技术指标满足应用要求。 展开更多
关键词 视频编码器 h.264标准 信号完整性
在线阅读 下载PDF
一种基于FPGA的并行H.264/AVC编码器架构 被引量:1
12
作者 张建国 关则昂 +1 位作者 徐渊 刘劲松 《计算机工程》 CAS CSCD 北大核心 2015年第12期249-255,共7页
为了提高视频在高性能压缩效率和实时编码方面的性能,提出一种新型的并行处理架构。采用现场可编程门阵列(FPGA)实现整个H.264编码系统设计,包括帧内和帧间预测、变换编码等全部编码过程。针对FPGA的低频工作特点采用高度流水线设计、... 为了提高视频在高性能压缩效率和实时编码方面的性能,提出一种新型的并行处理架构。采用现场可编程门阵列(FPGA)实现整个H.264编码系统设计,包括帧内和帧间预测、变换编码等全部编码过程。针对FPGA的低频工作特点采用高度流水线设计、双缓存机制以及多时域工作等优化处理模式,设计一种快速的宏块匹配预测架构,将图像分辨率设置成可调参数,在Xilinx公司的Virtex-6芯片上应用该硬件系统。测试结果证明,该IP系统在保持较好压缩性能的基础上720P的帧率可达每秒34帧。 展开更多
关键词 视频编码器 h.264编码 帧内预测 帧间预测 现场可编程门阵列 运动估计
在线阅读 下载PDF
基于NiosⅡ的低码率实时H.264视频编码器 被引量:1
13
作者 杨超 张玲 何伟 《单片机与嵌入式系统应用》 2008年第11期34-37,共4页
根据低码率实时应用领域的特点,设计了一种H.264视频编码系统。采用FPGA的NiosIICPU架构,自定义硬件模块实现H.264实时压缩编码。实验验证表明,H.264编码器对CIF大小的图像实现了实时编码,能满足对低码率实时应用的编码要求。
关键词 h.264 编码器 NIOSII 视频采集 低码率 实时编码
在线阅读 下载PDF
基于Hi3512的H.264视频编码器设计
14
作者 黄伟华 郑贤忠 《计算机工程与设计》 CSCD 北大核心 2013年第4期1254-1259,共6页
为解决视频监控应用中数据量多,运算量大和实时性要求高的问题,提出了基于ARM9内核,片内集成视频硬件编码协处理器的海思Hi3512芯片的H.264视频编码器设计方案。采用理论与仿真相结合的方法,对复合视频分离电路和音频接口模块的硬件架... 为解决视频监控应用中数据量多,运算量大和实时性要求高的问题,提出了基于ARM9内核,片内集成视频硬件编码协处理器的海思Hi3512芯片的H.264视频编码器设计方案。采用理论与仿真相结合的方法,对复合视频分离电路和音频接口模块的硬件架构进行了分析,指出了设计中应注意的问题与采取的解决方法,并进一步讨论了视频处理模块中DDR2(Double Data Rate 2SDRAM)单元等关键电路的理论计算与仿真设计,通过多线程对视音频编码算法进行了实现。通过对实际样机的长时间不间断测试,验证了编码器的编码能力和可靠性,表明其达到了视频监控中的要求。 展开更多
关键词 编码器 h.264 复合视频 ARM(先进的精简指令计算机微处理器) 仿真
在线阅读 下载PDF
基于ADSP-BF561处理器的H.264视频编码器设计
15
作者 杨大峰 徐常志 《电子元器件应用》 2009年第8期11-14,共4页
详细阐述了针对ADSP-BF561双核DSP芯片的H.264视频编码算法进行优化的具体方法。试验数据表明,优化后的编码器性能得到了全面提升,可以实现基于ADSP-BF561双核平台上的4CIF视频实时编码。
关键词 ADSP—BF561 h.264 双核 视频编码器 算法优化
在线阅读 下载PDF
H.264/AVC基本档次编码器时域可伸缩编码的实现
16
作者 曾嘉亮 张杰 《电视技术》 北大核心 2012年第21期20-23,共4页
提出一种在H.264/AVC基本档次编码器中实现时域可伸缩编码的方案,该方案通过H.264/AVC标准所提供的多参考帧和内存管理控制操作机制来实现。对于现有的H.264/AVC解码器,不需任何修改,即可直接解码由本方案生成的时域可伸缩码流。
关键词 h.264/avc 可伸缩视频编码 多参考帧 内存管理控制操作
在线阅读 下载PDF
H.264/AVC视频编码标准的技术特点及应用分析 被引量:10
17
作者 胡伟军 李克非 成建波 《信号处理》 CSCD 北大核心 2005年第1期79-85,共7页
H.264/AVC是ITU-T视频编码专家组和ISO/IEC运动图像专家组(MPEG)共同开发出来的最新视频编码标准,它具备许多新的技术特点,如:多模式运动预测、柔性宏块排序、整数变换、一致性变字长编码、内容自适应二进制算术编码、分层编码、错误... H.264/AVC是ITU-T视频编码专家组和ISO/IEC运动图像专家组(MPEG)共同开发出来的最新视频编码标准,它具备许多新的技术特点,如:多模式运动预测、柔性宏块排序、整数变换、一致性变字长编码、内容自适应二进制算术编码、分层编码、错误约束机制、错误掩盖技术及高效的比特流切换技术等等。本文在阐述该标准系统层结构的基础上,分析其主要技术特点及H.264/AVC VBR码流特性,阐述该标准在IP网络及无线网络中的应用情况。 展开更多
关键词 h.264/avc 视频编码标准 算术编码 网络抽象层 编码 图像分割
在线阅读 下载PDF
基于H.264的视频编码器中打分过程的硬件实现
18
作者 任蓓蓓 周开伦 林涛 《有线电视技术》 2009年第12期40-42,46,共4页
H.264/AVC与以往的视频标准(H.261、H.263、MPEG-1、MPEG-2等)相比,在算法上有着许多改进,能够在提供更高压缩率的同时提供更好的图像质量。打分过程是一种提高压缩率、保证编码质量的优化算法。本文主要介绍基于H.264标准的编码器中打... H.264/AVC与以往的视频标准(H.261、H.263、MPEG-1、MPEG-2等)相比,在算法上有着许多改进,能够在提供更高压缩率的同时提供更好的图像质量。打分过程是一种提高压缩率、保证编码质量的优化算法。本文主要介绍基于H.264标准的编码器中打分过程的算法原理及其硬件实现。 展开更多
关键词 数字视频 h-264/avc 视频编码器 打分过程
在线阅读 下载PDF
H.264/AVC先进视频编码研究 被引量:8
19
作者 周斌 严德聪 杨宗凯 《计算机工程与设计》 CSCD 2004年第9期1523-1525,1532,共4页
为了取得更高的图像压缩性能和更多的实用功能,ISO/IEC MPEG(运动图像专家组)和ITU-TVCEG(视频编码专家组)共同制订了一套新的视频编码标准H.264/AVC。介绍了H.264/AVC图像编解码系统的实现过程,对其采用的新技术进行了描述,最后将其与H... 为了取得更高的图像压缩性能和更多的实用功能,ISO/IEC MPEG(运动图像专家组)和ITU-TVCEG(视频编码专家组)共同制订了一套新的视频编码标准H.264/AVC。介绍了H.264/AVC图像编解码系统的实现过程,对其采用的新技术进行了描述,最后将其与H.263和MPEG-4标准进行了性能对比。 展开更多
关键词 h.264/avc 视频编码标准 运动图像专家组 MPEG-4标准 h.263 ITU-T 图像压缩 ISO/IEC 图像编解码 实用功能
在线阅读 下载PDF
一种H.264/AVC视频编码并行算法 被引量:3
20
作者 夏龄 舒涛 《计算机工程》 CAS CSCD 2013年第4期314-317,共4页
针对H.264/AVC视频编码串行算法编解码耗时长的问题,提出一种新的基于动态调度的H.264/AVC视频编码并行算法。以画面组为并行编码单元,各个并行计算单元之间采用全局通信模式,即Master-Worker模式进行互相通信,可降低并行编码的通信成... 针对H.264/AVC视频编码串行算法编解码耗时长的问题,提出一种新的基于动态调度的H.264/AVC视频编码并行算法。以画面组为并行编码单元,各个并行计算单元之间采用全局通信模式,即Master-Worker模式进行互相通信,可降低并行编码的通信成本。实验结果验证了该算法在H.264/AVC视频编码应用中的优越性,能够保证视频的质量,且具有较高的编码加速比。 展开更多
关键词 动态调度 静态调度 h 264 avc编码 并行算法 画面组级别 视频编码
在线阅读 下载PDF
上一页 1 2 18 下一页 到第
使用帮助 返回顶部