期刊文献+
共找到10篇文章
< 1 >
每页显示 20 50 100
数字专用集成电路设计中的SystemC建模验证方法 被引量:5
1
作者 罗琨 尹建华 +2 位作者 黄天锡 曹阳 赵磊 《武汉大学学报(理学版)》 CAS CSCD 北大核心 2002年第3期306-310,共5页
针对当前数字专用集成电路设计中的验证瓶颈,提出了一种基于SystemC电路行为建模与测试控制技术的专用集成电路验证方法,并应用到网络调度芯片的具体验证实验中.实验数据表明:由于采用软件建模与控制技术,该方法在缩短验证周期、提高验... 针对当前数字专用集成电路设计中的验证瓶颈,提出了一种基于SystemC电路行为建模与测试控制技术的专用集成电路验证方法,并应用到网络调度芯片的具体验证实验中.实验数据表明:由于采用软件建模与控制技术,该方法在缩短验证周期、提高验证可靠性、精确判断验证程度以及有效集成各类验证环境等方面均明显优于传统RTL验证方法. 展开更多
关键词 数字专用集成电路 设计 systemc建模 验证
在线阅读 下载PDF
SystemC建模在多核处理器设计中的应用 被引量:3
2
作者 许汉荆 陈杰 +2 位作者 刘建 敖天勇 奚杰 《国外电子测量技术》 2009年第6期75-78,共4页
"同芯Ⅳ"是中国科学院微电子研究所通信与多媒体SOC实验室设计的一款多核异构处理器。本文将电子系统级(Electronic System Level,ESL)设计方法成功应用于该处理器SOC设计,通过SystemC对系统关键单元MIPS处理器建模,利用Visua... "同芯Ⅳ"是中国科学院微电子研究所通信与多媒体SOC实验室设计的一款多核异构处理器。本文将电子系统级(Electronic System Level,ESL)设计方法成功应用于该处理器SOC设计,通过SystemC对系统关键单元MIPS处理器建模,利用Visual Studio和Modelsim等工具进行软硬件协同设计、验证。实践证明利用SystemC模型进行软硬件协同设计有效提高了开发并行度,缩短开发周期,为验证和性能优化提供了详尽的参考数据,简化了调试。 展开更多
关键词 systemc建模 多核处理器 软硬件协同设计
在线阅读 下载PDF
基于椭圆曲线的数字签名核心算法的SystemC建模研究
3
作者 李诗勤 周剑扬 +1 位作者 闵捷 陈辉煌 《厦门大学学报(自然科学版)》 CAS CSCD 北大核心 2004年第2期183-187,共5页
在简要介绍椭圆曲线密码学基本原理的基础上,对ECC数字签名进行算法分析以及性能评估,引出核心模块点乘运算,并用SystemC语言实现点乘的行为级描述.在CocentricStudioSystem平台上进行建模仿真,取得正确的结果.该设计可应用于椭圆曲线... 在简要介绍椭圆曲线密码学基本原理的基础上,对ECC数字签名进行算法分析以及性能评估,引出核心模块点乘运算,并用SystemC语言实现点乘的行为级描述.在CocentricStudioSystem平台上进行建模仿真,取得正确的结果.该设计可应用于椭圆曲线加密处理器的SOC实现中. 展开更多
关键词 椭圆曲线 数字签名 核心算法 systemc建模 点乘 数据安全 ECC
在线阅读 下载PDF
基于SystemC的周期精确级DSP处理器建模 被引量:5
4
作者 何卫强 杨靓 卢强 《微电子学与计算机》 CSCD 北大核心 2013年第4期107-110,共4页
针对高级语言做处理器建模在模型精度方面的不足,本文探讨了一种基于SystemC的周期精确级DSP处理器建模方法.在分析各流水段功能的基础上,结合SystemC的语言结构特点,对流水级内各功能模块进行了抽象建模.该模型能够精确地模拟处理器指... 针对高级语言做处理器建模在模型精度方面的不足,本文探讨了一种基于SystemC的周期精确级DSP处理器建模方法.在分析各流水段功能的基础上,结合SystemC的语言结构特点,对流水级内各功能模块进行了抽象建模.该模型能够精确地模拟处理器指令的执行情况,对软件算法的设计优化和处理器微结构的探索具有一定的参考价值. 展开更多
关键词 周期精确 systemc处理器
在线阅读 下载PDF
利用SystemC建模库对平台驱动ESL设计进行TLM外围设备建模
5
作者 Tim Kogel 《电子设计技术 EDN CHINA》 2006年第8期80-84,82+84,共5页
平台驱动ESL设计 电子系统层级(ESL)设计指的是一整套系统级芯片(SoC)设计任务,例如嵌入软件开发或系统结构定义,必须在芯片甚至是RTL实现可用之前对这些任务进行寻址。使用ESL并通过SoC平台的事务级模型执行这些任务,可以提供... 平台驱动ESL设计 电子系统层级(ESL)设计指的是一整套系统级芯片(SoC)设计任务,例如嵌入软件开发或系统结构定义,必须在芯片甚至是RTL实现可用之前对这些任务进行寻址。使用ESL并通过SoC平台的事务级模型执行这些任务,可以提供需要的仿真速度、可见度和弹性。这极大地改进了运行和调试嵌入软件、调查系统结构选项、执行硬件/软件集成以及验证整合系统的性能和效率等步骤的效率。 展开更多
关键词 systemc建模 设计任务 ESL 设备 平台 驱动 系统级芯片 软件开发 电子系统 结构定义
原文传递
AltiVec指令集模拟器的建模和实现
6
作者 于洋 蔡启先 李丹丹 《广西工学院学报》 CAS 2012年第1期49-54,共6页
指令集模拟器(ISS)是研究新处理器架构必不可少的方法,研究基于AltiVec指令集建立SystemC模型,提出利用底层虚拟机技术来实现AltiVec ISS.实验表明,该模式比目前实现ISS的几种方法,如解释型编译、静态型编译、动态翻译技术等性能更为优... 指令集模拟器(ISS)是研究新处理器架构必不可少的方法,研究基于AltiVec指令集建立SystemC模型,提出利用底层虚拟机技术来实现AltiVec ISS.实验表明,该模式比目前实现ISS的几种方法,如解释型编译、静态型编译、动态翻译技术等性能更为优化,且具有一定的灵活性. 展开更多
关键词 AltiVec指令集 systemc建模 动态翻译 底层虚拟机
在线阅读 下载PDF
可重构处理器阵列的系统级建模研究 被引量:3
7
作者 潘鹏 王鹏 林水生 《微电子学与计算机》 CSCD 北大核心 2011年第11期85-88,93,共5页
由于粗粒度可重构体系结构设计空间复杂,设计满足应用需求的CGRA需要建立系统级仿真模型进行性能评估.文中提出一种可重构处理器阵列的系统级模型,使用SystemC事务级语言实现建模.模型采用多层互连网络结构实现任意2个处理器间的通信,... 由于粗粒度可重构体系结构设计空间复杂,设计满足应用需求的CGRA需要建立系统级仿真模型进行性能评估.文中提出一种可重构处理器阵列的系统级模型,使用SystemC事务级语言实现建模.模型采用多层互连网络结构实现任意2个处理器间的通信,并且处理器的资源能够通过参数快速地进行配置.仿真实验表明,模型适用于应用算法到粗粒度可重构体系结构映射的模拟仿真. 展开更多
关键词 粗粒度可重构体系结构 处理器阵列 systemc事务级
在线阅读 下载PDF
一种动态可重构协处理器参数化系统级模型研究 被引量:1
8
作者 王鹏 林水生 黄乐天 《微电子学与计算机》 CSCD 北大核心 2011年第2期86-90,共5页
提出了参数化系统级模型.该模型不依赖于具体结构,以任务布局与重构处理分离的两级结构处理任务调用,通过参数方式实现不同设计方案的硬件结构和布局算法的配置.采用SystemC语言对模型进行了建模验证,仿真结果表明,通过指定上下文的下... 提出了参数化系统级模型.该模型不依赖于具体结构,以任务布局与重构处理分离的两级结构处理任务调用,通过参数方式实现不同设计方案的硬件结构和布局算法的配置.采用SystemC语言对模型进行了建模验证,仿真结果表明,通过指定上下文的下载、配置和执行等时间开销参数,在系统级设计空间探索中,能很好地模拟动态重构协处理器. 展开更多
关键词 动态可重构处理器 动态重构 设计空间探索 系统级 systemc建模
在线阅读 下载PDF
串行传输中数据恢复算法的研究与仿真 被引量:3
9
作者 王恩怀 李永红 +1 位作者 岳凤英 徐志永 《计算机工程》 CAS CSCD 北大核心 2011年第10期222-225,共4页
为实现传感器网络测试系统内部的串行通信,提出一种基于过采样技术的串行数据恢复算法。在分析时钟数据恢复的基础上,论证收发时钟频差对相位检测与数据判别的影响,给出解决方法,并对该串行互连技术的性能参数进行探讨。以串行接口引擎... 为实现传感器网络测试系统内部的串行通信,提出一种基于过采样技术的串行数据恢复算法。在分析时钟数据恢复的基础上,论证收发时钟频差对相位检测与数据判别的影响,给出解决方法,并对该串行互连技术的性能参数进行探讨。以串行接口引擎为对象,采用SystemC类库对数据恢复算法进行建模和模型测试。理论与测试结果表明,时钟频差在3%内该算法可实现对串行数据流的恢复。 展开更多
关键词 过采样 串行传输 时钟数据恢复 systemc建模 相位检测
在线阅读 下载PDF
无线传感器节点SoC事务级功耗仿真器设计
10
作者 刘玮 李翔宇 殷树娟 《计算机工程与设计》 CSCD 北大核心 2014年第1期125-129,共5页
针对无线传感器节点系统设计中,异质多核架构使得系统功耗优化越来越复杂的问题,提出了利用仿真器对系统功耗模拟建模,建立了利用SystemC搭建的一个异质多核传感节点SoC仿真器。该仿真器可以对系统的任务运行时间和功耗行为进行事务级模... 针对无线传感器节点系统设计中,异质多核架构使得系统功耗优化越来越复杂的问题,提出了利用仿真器对系统功耗模拟建模,建立了利用SystemC搭建的一个异质多核传感节点SoC仿真器。该仿真器可以对系统的任务运行时间和功耗行为进行事务级模拟,考虑了模块在不同的工作电压和频率下的功耗差异、互连网络的影响,通过叠加各个模块的功耗信息得到整个系统的功耗随时间变化的信息,实例结果表明了仿真器对系统功耗和性能的优化,为能够评估片上系统不同组合、不同架构、不同任务调度方案以及功耗管理方法下的功耗情况提供了依据。 展开更多
关键词 功耗仿真器 无线传感器节点 异质多核片上系统 systemc事务级 任务调度
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部