期刊文献+
共找到23篇文章
< 1 2 >
每页显示 20 50 100
Dual-Port Content Addressable Memory for Cache Memory Applications
1
作者 Allam Abumwais Adil Amirjanov +1 位作者 Kaan Uyar Mujahed Eleyat 《Computers, Materials & Continua》 SCIE EI 2022年第3期4583-4597,共15页
Multicore systems oftentimes use multiple levels of cache to bridge the gap between processor and memory speed.This paper presents a new design of a dedicated pipeline cache memory for multicore processors called dual... Multicore systems oftentimes use multiple levels of cache to bridge the gap between processor and memory speed.This paper presents a new design of a dedicated pipeline cache memory for multicore processors called dual port content addressable memory(DPCAM).In addition,it proposes a new replacement algorithm based on hardware which is called a near-far access replacement algorithm(NFRA)to reduce the cost overhead of the cache controller and improve the cache access latency.The experimental results indicated that the latency for write and read operations are significantly less in comparison with a set-associative cache memory.Moreover,it was shown that a latency of a read operation is nearly constant regardless of the size of DPCAM.However,an estimation of the power dissipation showed that DPCAM consumes about 7%greater than a set-associative cache memory of the same size.These results encourage for embedding DPCAM within the multicore processors as a small shared cache memory. 展开更多
关键词 Multicore system content addressable memory dual port cam cache controller set-associative cache power dissipation
在线阅读 下载PDF
Shared Cache Based on Content Addressable Memory in a Multi-Core Architecture
2
作者 Allam Abumwais Mahmoud Obaid 《Computers, Materials & Continua》 SCIE EI 2023年第3期4951-4963,共13页
Modern shared-memory multi-core processors typically have shared Level 2(L2)or Level 3(L3)caches.Cache bottlenecks and replacement strategies are the main problems of such architectures,where multiple cores try to acc... Modern shared-memory multi-core processors typically have shared Level 2(L2)or Level 3(L3)caches.Cache bottlenecks and replacement strategies are the main problems of such architectures,where multiple cores try to access the shared cache simultaneously.The main problem in improving memory performance is the shared cache architecture and cache replacement.This paper documents the implementation of a Dual-Port Content Addressable Memory(DPCAM)and a modified Near-Far Access Replacement Algorithm(NFRA),which was previously proposed as a shared L2 cache layer in a multi-core processor.Standard Performance Evaluation Corporation(SPEC)Central Processing Unit(CPU)2006 benchmark workloads are used to evaluate the benefit of the shared L2 cache layer.Results show improved performance of the multicore processor’s DPCAM and NFRA algorithms,corresponding to a higher number of concurrent accesses to shared memory.The new architecture significantly increases system throughput and records performance improvements of up to 8.7%on various types of SPEC 2006 benchmarks.The miss rate is also improved by about 13%,with some exceptions in the sphinx3 and bzip2 benchmarks.These results could open a new window for solving the long-standing problems with shared cache in multi-core processors. 展开更多
关键词 Multi-core processor shared cache content addressable memory dual port cam replacement algorithm benchmark program
在线阅读 下载PDF
Content Addressable Memory Using Automatic Charge Balancing with Self-Control Mechanism and Master-Slave Match Line Design
3
作者 Dr. Deepa Jose P. Suganya Dr. Palanichamy Nirmal Kumar 《Circuits and Systems》 2016年第6期597-611,共15页
Content Addressable Memory (CAM) is a type of memory used for high-speed search applications. Due to parallel comparison feature, the CAM memory leads to large power consumption which is caused by frequent pre-charge ... Content Addressable Memory (CAM) is a type of memory used for high-speed search applications. Due to parallel comparison feature, the CAM memory leads to large power consumption which is caused by frequent pre-charge or discharge of match line. In this paper, CAM for automatic charge balancing with self-control mechanism is proposed to control the voltage swing of ML for reducing the power consumption of CAM. Another technique to reduce the power dissipation is to use MSML, it combines the master-slave architecture with charge minimization technique. Unlike the conventional design, only one match line (ML) is used, whereas in Master-Slave Match Line (MSML) one master ML and several slave MLs are used to reduce the power dissipation in CAM caused by match lines (MLs). Theoretically, the match line (ML) reduces the power consumption up to 50% which is independent of search and match case. The simulation results using Cadence tool of MSML show the reduced power consumption in CAM and modified CAM cell. 展开更多
关键词 content Addressable memory (cam) Match Line (ML) Master-Slave Match Line (MSML) Charge Balance Translation Look-Aside Buffer (TLAB)
在线阅读 下载PDF
CAM辅助的哈希表查找性能分析 被引量:3
4
作者 万成威 邬江兴 +1 位作者 李玉峰 兰巨龙 《电子与信息学报》 EI CSCD 北大核心 2011年第2期272-277,共6页
现有大规模IP流处理方式中,哈希机制极具优势而在高速网络环境下被广泛采用,但其查找性能直接受限于访存次数。该文主要研究了CAM(Content Addressable Memory)辅助的哈希表(CAHT)查找性能。利用合理的近似,推导了单函数CAHT查找时平均... 现有大规模IP流处理方式中,哈希机制极具优势而在高速网络环境下被广泛采用,但其查找性能直接受限于访存次数。该文主要研究了CAM(Content Addressable Memory)辅助的哈希表(CAHT)查找性能。利用合理的近似,推导了单函数CAHT查找时平均访存次数的理论下限;结合单函数CAHT的分析结论给出了多函数CAHT查找时达到平均访存次数最小的条件。最后,使用实际网络数据验证了分析结果的有效性,为准确评估CAHT处理能力提供了必要的理论依据。 展开更多
关键词 cam(content ADDRESSABLE memory)辅助的哈希表(CAHT) 查找 平均访存次数下限 泊松分布
在线阅读 下载PDF
基于CAM的闪存无效块管理算法 被引量:2
5
作者 余辉龙 何昕 +1 位作者 魏仲慧 王东鹤 《计算机工程》 CAS CSCD 北大核心 2009年第16期251-252,255,共3页
针对NAND型闪存无效块结构,提出基于CAM的闪存无效块分类匹配算法。针对闪存擦除、写入和读取操作过程中无效块管理给出相应策略。在数据写入闪存过程中,采用片外SRAM数据备份的方法防止数据存储错误。通过搭建FPGA实验平台,证明该算法... 针对NAND型闪存无效块结构,提出基于CAM的闪存无效块分类匹配算法。针对闪存擦除、写入和读取操作过程中无效块管理给出相应策略。在数据写入闪存过程中,采用片外SRAM数据备份的方法防止数据存储错误。通过搭建FPGA实验平台,证明该算法能发现新增长的无效块,实现连续无效块快速匹配,并对数据进行冗余备份。 展开更多
关键词 无效块管理 NAND闪存 内容可寻址存储器 数据备份
在线阅读 下载PDF
以工程教育认证为导向的材料成形CAD/CAE/CAM课程教学改革探索 被引量:4
6
作者 汪炳叔 王晨 李强 《高等建筑教育》 2016年第2期40-43,共4页
以工程教育认证为导向,文章分析了材料成形CAD/CAE/CAM课程的现状及存在问题,结合课程自身特点,主要从教学内容、教学方式和考核方式三方面对课程进行初步改革探索,文章指出课程的教学改革要以学生为中心,充分考虑学生多样化所带来的个... 以工程教育认证为导向,文章分析了材料成形CAD/CAE/CAM课程的现状及存在问题,结合课程自身特点,主要从教学内容、教学方式和考核方式三方面对课程进行初步改革探索,文章指出课程的教学改革要以学生为中心,充分考虑学生多样化所带来的个体差异性,培养学生的自主学习能力和创新实践能力。 展开更多
关键词 材料成形CAD/CAE/cam 工程教育认证 教学内容 教学方式
在线阅读 下载PDF
TM-CAM:一种高效的容软错误相联存储器 被引量:1
7
作者 孙岩 黎铁军 +1 位作者 王发源 张民选 《计算机工程与科学》 CSCD 北大核心 2014年第4期584-588,共5页
相联存储器是集成电路中对软错误最敏感的部件之一,但是其结构特点决定了不能使用错误保护码等传统容错方法进行保护。提出了一种容软错误的相联存储器结构TM-CAM,通过采用三值匹配线机制和仔细设计的三值灵敏放大器,能够检测相联存储... 相联存储器是集成电路中对软错误最敏感的部件之一,但是其结构特点决定了不能使用错误保护码等传统容错方法进行保护。提出了一种容软错误的相联存储器结构TM-CAM,通过采用三值匹配线机制和仔细设计的三值灵敏放大器,能够检测相联存储器中的任意一位错误,其结构简单高效。基于该结构,还提出了TM-CAM的访问算法。实验表明,TM-CAM能够以很小的开销有效地缓解相联存储器中的软错误问题。 展开更多
关键词 相联存储器 软错误 可靠性 三值匹配
在线阅读 下载PDF
基于CAM的雷达信号实时预分选硬件实现 被引量:4
8
作者 王天云 姜秋喜 董阳春 《电子工程师》 2006年第8期1-3,共3页
CAM(内容可寻址存储器)是一种快速匹配存储器件,在通信、雷达等许多领域有着广泛的应用。在介绍CAM基本原理的基础上,例举了一种基于CAM实现关联比较器的设计方法,通过仿真验证了设计的正确性,基本上实现了雷达信号的纯硬件快速预分选,... CAM(内容可寻址存储器)是一种快速匹配存储器件,在通信、雷达等许多领域有着广泛的应用。在介绍CAM基本原理的基础上,例举了一种基于CAM实现关联比较器的设计方法,通过仿真验证了设计的正确性,基本上实现了雷达信号的纯硬件快速预分选,达到了实时性和可靠性要求。 展开更多
关键词 雷达信号分选 现场可编程门阵列 内容可寻址存储器 关联比较器
在线阅读 下载PDF
基于Hash和CAM的IPv6路由查找算法 被引量:3
9
作者 王瑞青 杜慧敏 王亚刚 《计算机工程》 CAS CSCD 2012年第8期50-53,共4页
分析实际网络中的IPv6前缀分布规律与增长趋势,提出一种基于Hash和内容可寻址存储器(CAM)的IPv6路由查找算法。将长度能被8整除的前缀存储在8个Hash表中,发生Hash冲突的前缀存储在CAM中,长度不能被8整除的前缀按照一定的组织方式存储在... 分析实际网络中的IPv6前缀分布规律与增长趋势,提出一种基于Hash和内容可寻址存储器(CAM)的IPv6路由查找算法。将长度能被8整除的前缀存储在8个Hash表中,发生Hash冲突的前缀存储在CAM中,长度不能被8整除的前缀按照一定的组织方式存储在随机存取存储器中。分析结果表明,该算法具有较高的存储利用率、查找速率及更新速率,并且易于扩展和硬件实现。 展开更多
关键词 IPV6路由查找 哈希压缩 两级查找 流水线 内容可寻址存储器
在线阅读 下载PDF
应用NAND型闪存的高速大容量图像存储器 被引量:16
10
作者 余辉龙 何昕 +1 位作者 魏仲慧 王东鹤 《光学精密工程》 EI CAS CSCD 北大核心 2009年第10期2548-2554,共7页
针对单片闪存存储速度低,容量小,且存在无效块的问题,提出了一种高速大容量图像存储器的可靠性存储方案。通过分析闪存的组织结构和特征,并区分闪存写入无效块和非写入无效块,提出了基于CAM的数据分类匹配检测机制,以提高无效块信息匹... 针对单片闪存存储速度低,容量小,且存在无效块的问题,提出了一种高速大容量图像存储器的可靠性存储方案。通过分析闪存的组织结构和特征,并区分闪存写入无效块和非写入无效块,提出了基于CAM的数据分类匹配检测机制,以提高无效块信息匹配速度,并采用SRAM阵列冗余备份防止数据写入错误。在此基础上,提出了具有双总线结构的双流水线机制,多个流水线级出现写入无效块时,不中断流水线,保证存储器写入速度。通过搭建硬件平台进行实验测试,结果表明,该方法能够在5个系统时钟周期内实现无效块匹配,其持续存储速度达到960 Mb/s,持续读取速度达到1.152 Gb/s,擦除速度达到27.3 Gb/s,系统存储容量为80 GB。 展开更多
关键词 无效块管理 内容可寻址存储器 冗余备份 双流水线 双总线结构
在线阅读 下载PDF
基于FPGA的内容可寻址存储器研究设计与应用 被引量:5
11
作者 徐欣 李宗华 +1 位作者 卢启中 周一宇 《国防科技大学学报》 EI CAS CSCD 北大核心 2001年第5期69-73,共5页
内容可寻址存储器 (CAM )是一种快速匹配存储器件 ,在通信、雷达等许多领域有着广泛的应用。在介绍CAM基本原理的基础上 ,提出了在两类新型FPGA上实现CAM的设计方法 ,并讨论了两种基于CAM的新型关联比较器 (CP)实现途径 ,通过半实物仿... 内容可寻址存储器 (CAM )是一种快速匹配存储器件 ,在通信、雷达等许多领域有着广泛的应用。在介绍CAM基本原理的基础上 ,提出了在两类新型FPGA上实现CAM的设计方法 ,并讨论了两种基于CAM的新型关联比较器 (CP)实现途径 ,通过半实物仿真实验 ,验证了CAM和CP的实时信号处理性能。 展开更多
关键词 FPGA 内容可寻址存储器 cam 关联比较器 CP APEX VIRTEX 设计 实时信号处理
在线阅读 下载PDF
NAND型闪存大容量图像存储器无效块管理 被引量:6
12
作者 余辉龙 何昕 +1 位作者 魏仲慧 王东鹤 《微电子学与计算机》 CSCD 北大核心 2010年第2期1-4,共4页
针对NAND型闪存大容量图像存储器存在无效块的问题,提出了一种无效块快速检测与管理算法.在分析闪存写入无效块和非写入无效块的基础上,采用基于CAM的无效块信息分类匹配检测机制.闪存在擦除、写入和读取操作过程中采用CAM和SRAM匹配检... 针对NAND型闪存大容量图像存储器存在无效块的问题,提出了一种无效块快速检测与管理算法.在分析闪存写入无效块和非写入无效块的基础上,采用基于CAM的无效块信息分类匹配检测机制.闪存在擦除、写入和读取操作过程中采用CAM和SRAM匹配检测无效块,并存储新增长无效块.另外高速图像写入闪存过程中,提出了基于SRAM数据备份的方法,防止图像数据存储错误.通过搭建基于FPGA的闪存图像存储器硬件平台,实验证明该算法能够在5个系统时钟周期内匹配无效块,能够在3个系统时钟周期内存储新增无效块,能够匹配连续无效块信息,并实现数据备份. 展开更多
关键词 NAND型闪存无效块 图像存储 内容可寻址存储器 分类匹配 数据备份
在线阅读 下载PDF
一种基于ARM和内容可寻址存储器的硬件防火墙 被引量:1
13
作者 罗惠谦 刘恺 《计算机安全》 2008年第5期36-38,共3页
该文介绍了一种基于ARM的硬件防火墙方案,由于采用了内容可寻址存储器芯片MCM69C232,使得系统处理能力强,简单可靠,使用灵活,适用性强,具有良好的应用前景。
关键词 规则匹配 内容可寻址存储器(cam) MCM69C232
在线阅读 下载PDF
全相联Cache的体系结构级功耗估算与分析
14
作者 王永文 张民选 《计算机工程与应用》 CSCD 北大核心 2003年第26期21-23,27,共4页
Cache是现代微处理器中消耗能量最多的部件之一。论文研究了全相联cache的组织结构,给出了一种全相联cache的体系结构级功耗估算模型,验证了该模型的有效性,并定量地分析了全相联cache组织结构的功耗特性。
关键词 全相联cache 相联存储器阵列 随机存储器阵列 功耗模型
在线阅读 下载PDF
基于环形结构的联想记忆网络
15
作者 张军英 许进 保铮 《微电子学与计算机》 CSCD 北大核心 1998年第5期27-31,共5页
本文针对BAM和TAM网络处理数据串联想时的困难和不足,提出了一种基于环形结构的联想记忆网络,称为环形联想记忆网络(CAM),给出了网络的拓扑结构和网络的三种基本联想模式,讨论了存储网络连接权所需要的存储量,并与BA... 本文针对BAM和TAM网络处理数据串联想时的困难和不足,提出了一种基于环形结构的联想记忆网络,称为环形联想记忆网络(CAM),给出了网络的拓扑结构和网络的三种基本联想模式,讨论了存储网络连接权所需要的存储量,并与BAM和TAM联想记忆网络进行了比较,最后给出了实验研究的结果。 展开更多
关键词 联想记忆网络 环形结构 神经网络
在线阅读 下载PDF
基于ARM和MCM69C432的嵌入式防火墙
16
作者 罗惠谦 刘恺 《可编程控制器与工厂自动化(PLC FA)》 2008年第5期98-100,59,共4页
本文提出了一种基于ARM的硬件防火墙方案.由于采用了内容可寻址存储器芯片MCM69C432,通过构建CAM规则匹配单元对数据包头和数据载荷进行并行过滤,对过滤的结果根据规则响应要求集中进行处理,提高了过滤效率,使得系统处理能力强,简单可靠... 本文提出了一种基于ARM的硬件防火墙方案.由于采用了内容可寻址存储器芯片MCM69C432,通过构建CAM规则匹配单元对数据包头和数据载荷进行并行过滤,对过滤的结果根据规则响应要求集中进行处理,提高了过滤效率,使得系统处理能力强,简单可靠,相对与纯硬件的基于ASIC的防火墙使用更灵活,适用性更强,具有良好的应用前景。 展开更多
关键词 规则匹配 内容可寻址存储器(cam) MCM69C432
在线阅读 下载PDF
内容可寻址存储器MCM69C432及其在防火墙中的应用
17
作者 罗惠谦 刘恺 《仪器仪表用户》 2008年第5期76-77,共2页
介绍了MCM69C432的结构、特点及使用方法,针对其特点提出了一种基于它的嵌入式防火墙方案,通过构建CAM规则匹配单元对数据包头和数据载荷进行并行过滤,对过滤的结果根据规则响应要求集中进行处理,提高了过滤效率,使得系统处理能力强,简... 介绍了MCM69C432的结构、特点及使用方法,针对其特点提出了一种基于它的嵌入式防火墙方案,通过构建CAM规则匹配单元对数据包头和数据载荷进行并行过滤,对过滤的结果根据规则响应要求集中进行处理,提高了过滤效率,使得系统处理能力强,简单可靠,相对与纯硬件的基于ASIC的防火墙使用更灵活,适用性更强,具有良好的应用前景。 展开更多
关键词 MCM69C432 内容可寻址存储器(cam) 规则匹配
在线阅读 下载PDF
播存网格中基于UCL的硬件过滤系统 被引量:1
18
作者 孙玉博 马建国 朱敏 《计算机工程》 CAS CSCD 北大核心 2010年第9期100-102,共3页
针对播存网格,对节目进行统一内容定位(UCL)标引,将UCL信息封装进IP包,形成用于传输的广播IP(BIP)包。设计一种基于UCL的BIP包硬件过滤系统。模拟广播网的数据传输过程,在源端对节目进行UCL标引得到BIP包,以太网终端通过现场可编程门阵... 针对播存网格,对节目进行统一内容定位(UCL)标引,将UCL信息封装进IP包,形成用于传输的广播IP(BIP)包。设计一种基于UCL的BIP包硬件过滤系统。模拟广播网的数据传输过程,在源端对节目进行UCL标引得到BIP包,以太网终端通过现场可编程门阵列在数据链路层对BIP包进行解析和过滤,并将结果交付用户存储。实验结果验证了该系统的有效性。 展开更多
关键词 播存网格 统一内容定位 硬件过滤 内容寻址存储器
在线阅读 下载PDF
快速IPv6分段查找及其硬件实现 被引量:2
19
作者 李慧杰 杜慧敏 王亚刚 《计算机工程与应用》 CSCD 2013年第3期96-100,共5页
提出一种可硬件实现的快速IPv6查找算法,采用基于内容可寻址存储器CAM的分段查找机制,用流水线实现,每个周期可输出一次查找结果,所需存储开销较小。在Xilinx Virtex-6 FPGA开发板用150×1024项IPv6前缀测试表明,查找速度可达597Mp/... 提出一种可硬件实现的快速IPv6查找算法,采用基于内容可寻址存储器CAM的分段查找机制,用流水线实现,每个周期可输出一次查找结果,所需存储开销较小。在Xilinx Virtex-6 FPGA开发板用150×1024项IPv6前缀测试表明,查找速度可达597Mp/s(Million packet/s),最坏需要2次存储器访问,更新最坏需要50μs,仅需20.07MB的RAM和258KB的CAM存储开销。 展开更多
关键词 IPv6分段查找 硬件实现 内容可寻址存储器
在线阅读 下载PDF
联想存储技术在汉语同音词理解上的应用
20
作者 黄忆红 蒲采松 +2 位作者 徐才兴 郑筠 范伯南 《计算机研究与发展》 EI CSCD 北大核心 1993年第4期48-52,共5页
一个全并式联想存储系统,在解决了软、硬件接口问题以后,成功地与微处理器80286相连接,构成一个新的推理网络。利用此网络及上下文规则、填槽技术等方法实现了汉语同音词理解,并取得满意的结果。
关键词 汉语同音词 联想存储 信息处理
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部