-
题名基于Farrow结构的多径信道小数时延模拟方法
被引量:2
- 1
-
-
作者
胡雪南
姜雪松
程远杰
刘景鑫
李添
-
机构
中国移动通信有限公司研究院
创远信科(上海)股份有限公司
-
出处
《电子测量与仪器学报》
CSCD
北大核心
2024年第8期237-244,共8页
-
文摘
在信道模拟的过程中,为了更加逼近真实的通信场景,信道模拟器需要达到非常高的多径时延精确度,这对信道模拟器的仿真能力提出了更高的要求。信道模型的处理和加载任务通常在数字基带内实现,其时钟分辨率是有限的,需要借助Farrow结构小数滤波器来实现更高时延精度。为实现超高精度的时延模拟,根据信道模拟算法的特点,采取DSP与分布式乘法混用的方式对Farrow结构小数滤波器进行了优化设计。设计方案在创远信科的信道模拟器Pathrrot-X80上执行了验证和测试。结果表明,改进的Farrow滤波器的结构设计大幅度降低了FPGA计算资源的消耗,使得小数延时算法能够在高时延精度和低资源开销之间达到平衡;多径时延精度在低频段的测试结果与理论推算基本吻合,满足信道模拟所期望的0.1 ns的要求;时延精度在高频段与理论推算出入较大,为了达到更好的性能或更小的信号失真,可以考虑提升滤波器阶数,或寻找更优的系数计算算法。
-
关键词
信道模拟器
小数时延
Farrow滤波器
FPGA
-
Keywords
channel emulator
fractional delay
Farrow filter
FPGA
-
分类号
TN98
[电子电信—信息与通信工程]
-