期刊文献+
共找到14篇文章
< 1 >
每页显示 20 50 100
以基础型信息应用激活“一带一路”沿线国家信息基础设施建设 被引量:6
1
作者 林颖 陈炳福 +2 位作者 李浥东 柯冠岩 冯松鹤 《中国工程科学》 CSCD 北大核心 2019年第4期33-38,共6页
信息应用在"一带一路"沿线国家交流合作中发挥了普惠性的基础作用,也为共同推进信息基础设施建设提供了新思路。本文首先对中国参与沿线国家信息基础设施建设遇到的困难、信息应用服务企业在沿线国家的兴起与发展状况进行了... 信息应用在"一带一路"沿线国家交流合作中发挥了普惠性的基础作用,也为共同推进信息基础设施建设提供了新思路。本文首先对中国参与沿线国家信息基础设施建设遇到的困难、信息应用服务企业在沿线国家的兴起与发展状况进行了分析。研究表明沿线国家信息基础设施建设受复杂的地缘政治、意识形态和国家安全影响推进缓慢;信息应用服务领域处于市场充分竞争的新兴领域,契合人民社会生活和政府治理需求,合作空间巨大。以基础型信息应用激活沿线国家信息基础设施建设,是实现互联互通的有效路径。 展开更多
关键词 基础型信息应用 “一带一路” 信息基础设施建设
在线阅读 下载PDF
从飞腾芯看国产CPU的生态发展 被引量:11
2
作者 天津飞腾信息技术有限公司 《信息安全研究》 2020年第10期881-886,共6页
CPU在集成电路产业中是一个特殊的领域,不仅技术壁垒高、实现复杂,而且CPU产业化的成功极其依赖生态.所谓CPU生态,即CPU产业链上的企业之间,以及企业与用户之间形成的一种协同、兼容、标准化的协作体系,具体可以理解为在CPU和基于该CPU... CPU在集成电路产业中是一个特殊的领域,不仅技术壁垒高、实现复杂,而且CPU产业化的成功极其依赖生态.所谓CPU生态,即CPU产业链上的企业之间,以及企业与用户之间形成的一种协同、兼容、标准化的协作体系,具体可以理解为在CPU和基于该CPU的整机上运行的相关软硬件应用.因此,生态的作用在CPU市场上表现得十分突出.目前,国产CPU厂商面向不同的市场领域,研发基础与技术风格各有差异,但基本都沿袭自己的发展路线,积极投入新产品研发,努力开拓市场,培育生态体系,争取国内外产业链的广泛合作.通过梳理飞腾CPU产品线以及在终端设备和云计算领域的全栈解决方案情况,介绍了飞腾CPU在生态建设中的基本状况,分析了生态发展中所面临的困难,提出了飞腾未来几年在生态方面的发展规划,针对CPU国产化生态所面临的共性问题,提出了相应的政策建议. 展开更多
关键词 从端到云 协同创新 开放联合 标准兼容 生态碎片化
在线阅读 下载PDF
现代电子技术与计算机应用浅析 被引量:1
3
作者 邓冬明 《科技创新与应用》 2016年第30期93-93,共1页
随着社会的快速发展,科技的不断进步,计算机技术与电子技术逐渐运用到各个领域,且在各领域中均发挥着不可替代的重要作用。伴随着电子技术与计算机技术的结合,现如今大部分行业自动化水平得到了空前的发展,且取得了巨大的成绩。和其他... 随着社会的快速发展,科技的不断进步,计算机技术与电子技术逐渐运用到各个领域,且在各领域中均发挥着不可替代的重要作用。伴随着电子技术与计算机技术的结合,现如今大部分行业自动化水平得到了空前的发展,且取得了巨大的成绩。和其他技术相比,电子技术与计算机技术的结合使得其应用范围更加的广泛。伴随着相关研究的进一步深入,电子技术和计算机技术的综合运用将会在合理控制、编程及管理等方面扮演越来越重要的角色。 展开更多
关键词 电子技术 计算机 应用
在线阅读 下载PDF
基于延迟线的超高速SD卡动态相位调整技术
4
作者 刘艳丽 张璐 +1 位作者 冯彦朝 郭御风 《信息技术与网络安全》 2018年第9期34-37,共4页
介绍了SD卡UHS超高速数据传输模式下时钟控制模块的实现方案,提出了一种粗调和精调延时控制策略,以满足UHS tuning相位动态调整需求,实现最小步进延时70 ps,最大延时5 ns的可控延时组合。同时给出了不同corner下后端时序分析结果作为模... 介绍了SD卡UHS超高速数据传输模式下时钟控制模块的实现方案,提出了一种粗调和精调延时控制策略,以满足UHS tuning相位动态调整需求,实现最小步进延时70 ps,最大延时5 ns的可控延时组合。同时给出了不同corner下后端时序分析结果作为模块调用参考。 展开更多
关键词 SD UHS 相位调整 时钟系统
在线阅读 下载PDF
基于Innovus提升芯片性能的物理实现方法 被引量:4
5
作者 边少鲜 David He +3 位作者 栾晓琨 蒋剑锋 翟飞雪 蔡准 《电子技术应用》 2019年第8期48-52,60,共6页
对于规模日益增大,工作频率不断增加的高性能芯片设计,性能一直是物理设计的重点和难点。缓冲器的插入是为了最小化信号线延时,进而优化时序,提升性能。描述了使用CadenceInnovus工具建立物理设计流程,减少各步骤间的偏差。同时在此流... 对于规模日益增大,工作频率不断增加的高性能芯片设计,性能一直是物理设计的重点和难点。缓冲器的插入是为了最小化信号线延时,进而优化时序,提升性能。描述了使用CadenceInnovus工具建立物理设计流程,减少各步骤间的偏差。同时在此流程的基础上提出二次布局优化方法,在16nm下,通过一个高性能芯片设计验证了该流程与方法,实例结果表明,设计性能得到很大改善,其中时序优化达85.07%,该流程及方法可有效提升高性能芯片性能。 展开更多
关键词 Innovus 物理实现 二次布局优化
在线阅读 下载PDF
基于Cadence CHI和IVD VIP的多核SoC系统数据一致性验证 被引量:2
6
作者 范君健 晁张虎 +3 位作者 杨庆娜 刘琪 朱红 单建旗 《电子技术应用》 2020年第8期72-76,共5页
在多核的SoC系统中,不同的处理器核对内存空间和设备空间进行着大量的数据读写操作,维护Cache一致性面临严峻挑战。集中于控制流方面的验证环境搭建已非常复杂,而包含数据正确性检查的验证由于控制流程复杂、数据量大等问题而更加困难... 在多核的SoC系统中,不同的处理器核对内存空间和设备空间进行着大量的数据读写操作,维护Cache一致性面临严峻挑战。集中于控制流方面的验证环境搭建已非常复杂,而包含数据正确性检查的验证由于控制流程复杂、数据量大等问题而更加困难。针对这一问题,基于Cadence公司提供CHI VIP、AXI VIP和IVD VIP,实现多核环境下的系统级数据一致性验证。搭建的验证平台中采用CHI VIP通过笔者开发的CHI协议转换桥发出访存请求,使用AXI VIP收集到达主存的数据,由IVD VIP对CHI端口的请求数据与AXI端口的访存数据进行实时分析比对,实现在较高抽象层次上的激励产生和响应检查。该验证平台能够在子系统级及系统级进行数据一致性验证,具有验证环境搭建快速和功能点覆盖完备的优点。 展开更多
关键词 CACHE一致性 子系统级验证 VIP 模块化验证
在线阅读 下载PDF
基于硬件仿真加速平台的PCIE系统级调测试方法 被引量:1
7
作者 柏颖 马玲芝 +1 位作者 郭嘉 陈少辉 《电子技术应用》 北大核心 2017年第8期28-31,共4页
在带真实PCIE设备的系统级测试环境中,由于驱动程序或应用测试程序的更换,可能需要频繁引导操作系统,造成额外时间开销;同时,由于真实外设的存在,系统调试能力急剧降低,给调试带来巨大挑战。分别对带真实PCIE设备的系统级验证流程及调... 在带真实PCIE设备的系统级测试环境中,由于驱动程序或应用测试程序的更换,可能需要频繁引导操作系统,造成额外时间开销;同时,由于真实外设的存在,系统调试能力急剧降低,给调试带来巨大挑战。分别对带真实PCIE设备的系统级验证流程及调试进行了优化。验证流程方面,一方面采用"抽屉式"内存管理机制,通过ramdisk直接更换驱动程序及benchmark,避免重复引导OS;另一方面,通过Ethernet通路实现程序更换,进一步节省状态恢复、PCIE热复位时间。调试能力优化方面,利用display buffer,SDL捕捉关键信号并导出处理后还原成波形,并通过选定合适的捕捉信号、buffer深度、降频操作,尽可能增大连续波形长度,改善调试能力。 展开更多
关键词 硬件仿真加速 ICE 系统级仿真 PCIE
在线阅读 下载PDF
Innovus机器学习在高性能CPU设计中的应用 被引量:1
8
作者 边少鲜 Micheal Feng +3 位作者 David Yue 栾晓琨 蔡准 蒋剑锋 《电子技术应用》 2020年第8期54-59,63,共7页
高性能芯片设计在7 nm及更高级的工艺节点上,设计规模更大、频率更高、设计数据和可变性更复杂,物理设计难度增大。机器学习在多领域均获得成功应用,复杂的芯片设计是应用机器学习的一个很好的领域。Cadence将机器学习算法内置到Innovu... 高性能芯片设计在7 nm及更高级的工艺节点上,设计规模更大、频率更高、设计数据和可变性更复杂,物理设计难度增大。机器学习在多领域均获得成功应用,复杂的芯片设计是应用机器学习的一个很好的领域。Cadence将机器学习算法内置到Innovus工具中,通过对芯片设计数据进行学习建模,建立机器学习模型,从而提升芯片性能表现。建立了一个应用机器学习优化延时的物理流程来提升芯片设计性能。详细讨论分析了分别对单元延时、线延时、单元和线延时进行优化对设计的影响,进而找到一个较好的延时优化方案。最后利用另一款设计难度更大,性能要求更高的模块从时序、功耗、线长等方面较为全面地分析验证设计方案的合理性。 展开更多
关键词 机器学习 Innovus 芯片设计 物理设计
在线阅读 下载PDF
Stratus HLS工具在高性能双精度浮点乘法设计中的应用流程 被引量:1
9
作者 苑佳红 《电子技术应用》 2018年第8期20-23,30,共5页
双精度浮点乘法部件是高性能CPU的核心运算部件之一。描述了使用Cadence Stratus HLS工具设计和实现双精度浮点乘法部件,探索新设计方法学在关键路径延时调整、数据路径优化以及低功耗优化等问题的解决方法,并探讨如何将新的设计流程结... 双精度浮点乘法部件是高性能CPU的核心运算部件之一。描述了使用Cadence Stratus HLS工具设计和实现双精度浮点乘法部件,探索新设计方法学在关键路径延时调整、数据路径优化以及低功耗优化等问题的解决方法,并探讨如何将新的设计流程结合到原有项目开发中等问题。最终,高阶综合设计的RTL,在28 nm工艺下综合实现频率为2.5 GHz、面积为28 211μm^2,基本满足高性能微处理器的开发要求,增强了在项目中更加广泛地使用新设计方法学的信心。 展开更多
关键词 高阶综合 HLS 双精度浮点乘法
在线阅读 下载PDF
Multi-Tap FlexHtree在高性能CPU设计中的应用
10
作者 彭书涛 黄薇 +1 位作者 边少鲜 杜广山 《电子技术应用》 2018年第8期5-9,12,共6页
对于高性能CPU设计,特别是在16 nm以及更高级的工艺节点上,signoff的corner很多,增加公共时钟路径长度、改善各RC端角下时钟延迟的一致性、降低设计的局部时钟偏斜已经成为数字后端设计师的共识。Cadence innovus工具新增的multi-tap Fl... 对于高性能CPU设计,特别是在16 nm以及更高级的工艺节点上,signoff的corner很多,增加公共时钟路径长度、改善各RC端角下时钟延迟的一致性、降低设计的局部时钟偏斜已经成为数字后端设计师的共识。Cadence innovus工具新增的multi-tap FlexHtree结构时钟树方案不仅提供了H-tree对称的时钟缓冲器单元结构和相等的线长特点,而且其对几何对称性降低了要求,确保了时序单元摆放完毕后就可以进行时钟树综合。建立了一个自动化的FlexHtree实现流程来降低不同corner下的时钟偏斜。详细讨论了FlexHtree tap点的数量以及子树时钟综合引擎对时钟偏斜和设计时序的影响,进而找到了一个较好的FlexHtree实现方案。最后从时序、功耗和单元数量等方面对FlexHtree、CCOPT和鱼骨型Fishbone结构时钟树进行了较为全面的比较,从而得出该设计更适合采用灵活的FlexHtree结构。 展开更多
关键词 FlexHtree 时钟偏斜 时钟树 CCOPT innovus
在线阅读 下载PDF
RTD-gated HEMT研究进展
11
作者 朱长举 《信息技术与网络安全》 2018年第9期4-8,12,共6页
高电子迁移率晶体管和谐振隧穿二极管是两种常用的高频器件,已经广泛应用于微波射频领域。由于太赫兹科学技术对国防科技、信息安全、农业生产等方面具有重要意义,这两种器件的应用范围逐渐渗透到太赫兹频段中。谐振隧穿二极管型栅控高... 高电子迁移率晶体管和谐振隧穿二极管是两种常用的高频器件,已经广泛应用于微波射频领域。由于太赫兹科学技术对国防科技、信息安全、农业生产等方面具有重要意义,这两种器件的应用范围逐渐渗透到太赫兹频段中。谐振隧穿二极管型栅控高电子迁移率晶体管兼具等离子振荡和负微分电阻的特性,非常适合太赫兹科学技术的发展与应用。阐述了该器件的性能和主要应用范围,最后指出了该器件制造和大范围商业推广的主要难点。 展开更多
关键词 高电子迁移率晶体管 太赫兹 谐振隧穿二极管 等离子体
在线阅读 下载PDF
加强数字金融基础设施建设,构筑先进安全算力底座
12
作者 窦强 《中国金融电脑》 2022年第11期36-37,共2页
金融业具备天然的数字属性,广泛运用信息技术处理业务流程及业务数据,支持金融业务开展及日常运营工作。金融机构将信息技术与金融服务深度融合,构建了“数字金融”这一新型的服务模式。数字金融基础设施已经成为承载金融业务稳健运行... 金融业具备天然的数字属性,广泛运用信息技术处理业务流程及业务数据,支持金融业务开展及日常运营工作。金融机构将信息技术与金融服务深度融合,构建了“数字金融”这一新型的服务模式。数字金融基础设施已经成为承载金融业务稳健运行的基石,成为关乎国家安全的关键基础设施和重要战略资源。 展开更多
关键词 金融业务 金融基础设施 关键基础设施 金融机构 金融服务 业务流程 数字金融 信息技术
在线阅读 下载PDF
基于web在线教学系统研究
13
作者 邓冬明 《数字技术与应用》 2016年第10期126-126,共1页
近年来,随着互联网的快速发展及多媒体的发展,不但网络资源丰富,电脑结合多媒体在教育的应用也愈来愈广泛。在线教育系统利用互联网、互联网技术信息化实现在线教学,代替现在传统的教学方式。通过开发和架设在线教育系统,规范系统业务流... 近年来,随着互联网的快速发展及多媒体的发展,不但网络资源丰富,电脑结合多媒体在教育的应用也愈来愈广泛。在线教育系统利用互联网、互联网技术信息化实现在线教学,代替现在传统的教学方式。通过开发和架设在线教育系统,规范系统业务流程,促进区教学的便捷化、智能化、高效化、规范化,提升对教学进行全程的业务处理及监控。 展开更多
关键词 学校 信息系统 在线教学 网络
在线阅读 下载PDF
学习压力对青少年的跨期决策影响研究:损益框架的调节作用
14
作者 彭韬滔 《中文科技期刊数据库(引文版)教育科学》 2020年第11期00288-00290,共3页
在如今青少年的学习生活中,不论是面对个人发展、升学择业、职业选择、经济收支等,他们都在不断地为自己做决策。本研究探讨了青少年中学生在不同的学习压力下对跨期决策的影响。本研究通过随机抽样调查选取长沙市一中100名学生进行E-Pr... 在如今青少年的学习生活中,不论是面对个人发展、升学择业、职业选择、经济收支等,他们都在不断地为自己做决策。本研究探讨了青少年中学生在不同的学习压力下对跨期决策的影响。本研究通过随机抽样调查选取长沙市一中100名学生进行E-Prime实验数据采集。被试平均年龄为16岁,男女比例为1:1。研究一通过高、低学习压力组在提前情境下的对照实验发现高学习压力者和低学习压力者在收益框架下的跨期选择概率有显著差异,且高学习压力者更偏向选择近期较小的收益(Smaller-Sooner)或近期较大的支出,而低学习压力者在收益框架下偏向选择远期较大的收益(Larger-Later)或远期较小的支出。研究二在延迟情境下进行跨期决策实验,同样发现高学习压力者不论在延迟情境还是提前情境下均更偏向选择近期较大的支出。研究结果显示,高学习压力组的被试更多的选择了近期低回报或近期高支出的方案;并且无论是在延迟的框架还是在提前的框架下,高学习压力组的被试都出现了短视的现象。 展开更多
关键词 跨期决策 学习压力 损益框架
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部